

Universidad Nacional Autónoma de México

Escuela Nacional de Estudios Profesionales "ARAGON"

# DISEÑO DE UN SISTEMA DE TRANSMISION DIGITAL PCM PARA UN CANAL DE VOZ

# Tesis Profesional

Que para obtener el Título de: Ingeniero Mecánico Electricista

presenta David Reyes Sanabria

San Juan de Aragón, Edo. de Méx.

1986

Ré



# UNAM – Dirección General de Bibliotecas Tesis Digitales Restricciones de uso

# DERECHOS RESERVADOS © PROHIBIDA SU REPRODUCCIÓN TOTAL O PARCIAL

Todo el material contenido en esta tesis está protegido por la Ley Federal del Derecho de Autor (LFDA) de los Estados Unidos Mexicanos (México).

El uso de imágenes, fragmentos de videos, y demás material que sea objeto de protección de los derechos de autor, será exclusivamente para fines educativos e informativos y deberá citar la fuente donde la obtuvo mencionando el autor o autores. Cualquier uso distinto como el lucro, reproducción, edición o modificación, será perseguido y sancionado por el respectivo titular de los Derechos de Autor. INDICE

|         |                    |                                           |                                 | PAGINA |
|---------|--------------------|-------------------------------------------|---------------------------------|--------|
| INTRODU | CCION              |                                           | • • • • • • • • • • • • • •     | 1      |
| CAPITUL | I O                |                                           |                                 |        |
| GENERAL | IDADES             |                                           | • • • • • • • • • • • • • • •   | 3      |
| 1.1.    | Ventaja<br>ante la | ; de la comunicación digital<br>analógica |                                 | 3      |
| 1.2.    | Técnica            | de modulación por pulsos                  |                                 | 6      |
| 1.3.    | Sistema<br>general | de comunicación digital PCM<br>zado       |                                 | 8      |
| 1.4.    | Multiple           | ex por división en el tiempo.             |                                 | 14     |
| Biblio  | ografia.           | · · · · · · · · · · · · · · · · · · ·     | • • • • • • • • • • • • • • • • | 16     |
| CAPITUL | 11 0               |                                           | ÷.,                             |        |
| FUNDAME | VTOS TEO           | 21COS                                     | • • • • • • • • • • • • • • • • | 17     |
| 2,1.    | El teor            | ema de muestreo de Nyquist                |                                 | 18     |
|         | 2.1.1.             | Muestreo ideal                            | • • • • • • • • • • • • • • •   | 18     |
|         | 2.1.2.             | Muestreo real                             | • • • • • • • • • • • • • •     | 21     |
|         | 2.1.3.             | Reconstrucción de la señal<br>analógica   | •••••                           | 23     |
| 2.2.    | Requeri            | eientos de codificación                   | •••••                           | 25     |
|         | 2.2.1.             | Niveles de cuantización                   | •••••                           | 26     |
|         | 2.2.2.             | Ancho de banda                            | •••••                           | 27     |

#### - iii -

| 2.3. | Ruido de cuantización                           | 29              |
|------|-------------------------------------------------|-----------------|
|      | 2.3.1. Relación señal a ruido de cuanti-        |                 |
|      | zación en niveles igualmente es-                |                 |
|      | paciados                                        | 29              |
|      | 2.3.2. Relación señal a ruido de cuant <u>i</u> |                 |
|      | zación en señales con compansión                | 32              |
| 2.4. | El sistema Bell System T1 carrier               | 36              |
|      | 2.4.1. Funcionamiento                           | 37 <sup>.</sup> |
|      | 2.4.2. Repetidores regenerativos                | 38              |
| 2.5. | Codificación predictiva                         | 40              |
|      | 2.5.1. PCM diferencial                          | 40              |
|      | 2.5.2. Modulación delta                         | 46              |
| 2.6. | Técnicas de modulación digital                  | 51              |
|      | 2.6.1. El sistema transmisor-receptor           | 51              |
|      | 2.6.2. Técnicas de modulación en am-            |                 |
|      | plitud                                          | 53              |
|      | 2.6.3. Técnicas de modulación en fre-           |                 |
|      | cuencia!                                        | 54              |
|      | 2.6.4. Técnicas de modulación en fase           | 57              |
|      | 2.6.5. Técnicas de modulación híbridas          | 61              |
|      | 2.6.6. Elementos de juicio para seleccio-       |                 |
|      | nar una técnica de modulación                   | 64              |
| 2.7. | Efecto del ruido en el canal de trans-          |                 |
|      | misión                                          | 54              |
|      | 2.7.1. Características del ruido                | 55              |

iv -

|   |         |          |            |           | ·              |                     |                   |    |  |
|---|---------|----------|------------|-----------|----------------|---------------------|-------------------|----|--|
|   |         |          |            | - V -     | •              |                     |                   |    |  |
|   |         |          |            |           |                |                     |                   |    |  |
|   |         |          |            |           |                |                     |                   |    |  |
|   |         | 2.7.2.   | Probabili  | dad de (  | error          |                     |                   | 67 |  |
|   |         | 2.7.3.   | Capacidad  | del ca    | na]            | <i></i> .           |                   | 72 |  |
|   | 2.8.    | Disposi  | tivos elec | trónico   | s nor el s     | oroceso             |                   |    |  |
|   |         | de PCM.  |            |           | •••••          | • • • • • • • • •   |                   | 75 |  |
| • |         | 2.8.1.   | El muestr  | eador/r   | etenedor.      | •••••               | •••••             | 76 |  |
|   |         | 2.8.2.   | Convertid  | ores A/   | D              |                     | • • • • • • • • • | 78 |  |
|   |         |          | 2.8.2.1.   | A/D rai   | mpa            |                     | • • • • • • • • • | 78 |  |
|   |         |          | 2.8.2.2.   | A/D po    | r aproxima     | ciones              |                   | 70 |  |
|   |         |          |            | sucesi    | vas            |                     |                   | 19 |  |
|   |         | 203      | 2.0.2.J.   | ALD IN    | stantaneo<br>A | , , <i>,</i> .      |                   | 92 |  |
|   |         | 2.0.3.   | 2 g 3 1    | EI DIA    | P2D            | ,                   | • • • • • • • • • | 83 |  |
|   |         |          | 2.0.3.1.   |           | R's-nond       |                     |                   | 85 |  |
|   |         |          | 2.8.3.3    | F1 D/A    | nor fuen       | tas da              | •••••             | 00 |  |
|   |         |          | 2.010101   | corrie    | nte            | · · · · · · · · · · |                   | 87 |  |
|   |         | 2.8.4.   | Filtros p  | asa-baj   | as             |                     | <i></i>           | 88 |  |
|   |         |          | 2.8.4.1.   | Filtro    | activo P       | B-VCVS              |                   | 89 |  |
|   | Bibli   | ografia. |            | <i></i>   | •••••          |                     |                   | 92 |  |
|   | CAPITUL | .0 111   |            |           |                |                     |                   |    |  |
|   | CONDICI | ONES DE  | DISENO     | · · · · · | •••••          | <i></i>             |                   | 94 |  |
|   | 3.1.    | El relo  | )j         |           |                |                     |                   | 94 |  |
|   | 3.2.    | E] M/R.  | -          |           |                |                     |                   | 97 |  |
|   | 3.3.    | La sinc  | ronía entr | e el M/   | Ryel A/        | D                   |                   | 99 |  |
|   |         |          |            |           |                |                     |                   |    |  |
|   |         |          |            |           |                |                     |                   |    |  |
|   |         |          |            |           |                |                     |                   |    |  |
|   |         |          |            |           |                |                     |                   |    |  |

| 3.4. La conversión paralelo-serie-paralelo | 101 |
|--------------------------------------------|-----|
| 3.5. El convertidor D/A                    | 104 |
| 3.6. El filtro paso-bajas                  | 105 |
| 3.7. El circuito práctico                  | 108 |
| Bibliografia                               | 110 |
| CAPITULO IV                                |     |
| MEDICIONES Y COSTO                         | 111 |
| 4.1. Mediciones                            | 111 |
| 4.2. Costo                                 | 115 |
| Bibliografía                               | 116 |
| CONCLUSIONES                               | 117 |
| APENDICE                                   | 118 |

- vi -

### INTRODUCCION

El avance en la ciencia de la comunicación en las últimos décadas es sorprendente y es sobre el área de la telefonia junto a la transmisión de datos donde se ha dejado sentir los teneficios de esta era. Redes locales de computadoras, servicios integrados (voz y datos) se han adaptado para lograr una conjunción dificil de aceptar por nuestros abuelos: la mezcla de señales del mundo an<u>a</u> lógico con el digital. Las formas conocidas para lograr esto, están tasadas del multiplexaje en el dominio del tiempo o en el dominio de la frecuencia. La primera opción es por lo regular aplicatle solo a equipos de comunicación por radiotransmisor, ya que resulta sumamente costoso el utilizar filtros de la separación en rangos de frecuencia aplicatles a redes de servicios integrados. El uso de multiplexaje en el tiempo nos induce necesariamente al o<u>b</u> jeto de estudio de esta tesis: La modulación por codificación de pulsos o PCM.

Con el PCM cambia por completo la concepción de las telecomunicaciones. Resulta sorprendente saber que un paquete de voz se puede incluir, una vez realizada la conversión analógica-digital, en ventanas de tiempo proporcionada por sistemas computacionales tasados en módulos con microprocesadores. El estudio de distorsión, atenuación e interferencia sufre un gran giro, ya que el uso de repetidores regenerativos entre conexiones terminales, receptora y transmisora, hacen que estos factores afecten nulamente a nuestra información, esto se dete a que aún cuando los pulsos transmitidos sufren la misma contaminación que una señal analógica, el remodelar y retemporizarlos tal y como fueron enviados, provoca que se tenga una señal decodificada límpia, con el ruido adítivo del canal tendiente a cero.

El objetivo de esta tesis es presentar los elementos teóricos y prácticos fundamentales para el desarrollo de sistemas digitales basados en PCM.

- 1 -

Para ello, se ha dividido este trabajo en 4 capitulos:

El capitulo primero presenta el panorama actual y a futuro de la transmisión digital, asi como la descripción global de las et<u>a</u> pas que forman un sistema PCM.

El capitulo segundo provee los elementos teóricos indispen sables para la comprensión y opción a diseño de los sistemas PCM. Se observan dos divisiones: la primera se refiere al estudio del d<u>e</u> sarrollo y resultados de la rama de análisis de señales digitales c<u>o</u> mo es el teorema fundamental de muestreo, la relación señal a ruido el teorema de Shannon, etc.; la segunda división trata de los dispositivos electrónicos en uso para la conversión del mundo analógico a digital y viceversa.

El capitulo tercero trata las consideraciones prácticas para el diseño y construcción de un sistema PCM.

El capitulo cuarto presenta las mediciones que se obtuvieron en tase a la construcción del dispositivo del capitulo tercero, así como la presentación del costo de los componentes utilizados.

Se dedica una sección a conclusiones que evalúa los resultados de este tratajo.

Finalmente se agrega un apéndice compuesto por información de manuales de electrónica para los elementos físicos utilizados en la construcción del sistema.

- 2 -

#### CAPITULO I

#### **GENERAL IDADES**

En este capítulo se presenta un panorama global del lugar que ocupa la transmisión digital y en particular el PCM como técnica de modulación dentro de las telecomunicaciones, así como, la descripción de los bloques funcionales en los cuales está fundame<u>n</u> tado este sistema.

#### 1.1. VENTAJAS DE LA COMUNICACION DIGITAL ANTE LA ANALOGICA

El desarrollo de las comunicaciones digitales en los últimos 30 años, ha permitido superar en grado sumo al status de las comunicaciones analógicas que de una u otra forma han permanecido estancadas dada la moda en la investigación por las técnicas digitales.

Varios aspectos interesantes en lo que respecta a costo, facilidad de implementación y funcionalidad, nos conducen a una comparación entre ambos tipos de transmisión.

#### A) COSTO

El gran impulso que tuvieron los circuitos integrados desde su inicio, logró que el costo de estos dispositivos haya descendido a un nivel tastante adquisitivo. Los sistemas digitales tasados en esta tecnología por consiguiente resultan más económicos, no así los sistemas analógicos que requieren material adicional a los semiconductores, a los que podríamos llamar tradicionales, para solventar los limitantes de este tipo de transmisión, como serian: relevadores, catle pupinizado, etc. De hecho en lo que a inversiones se refiere, la industria de las telecomunicaciones tiende a elegir lo digital. En la Fig. 1.1.1 se muestran los pronósticos de inversión para distintas ramas de las comunicaciones en E. U. para 1990.



Fig. 1.1.1. Pronósticos de inversión para 1990 en E. U.

#### B) FACILIDAD DE IMPLEMENTACION

Toda vez que la circuiteria digital permite ser presentada con módulos independientes e interconectables entre si controlados por un procesador central, ha sido factible instalar, expander o trasladar todo un sistema PCM con suma rapidez. Esto ha traido la tendencia en la telefonia al desarrollo de conmutadores digitales modulares para n canales variables.

Por lo regular los sistemas PCM necesitan conectarse punto a punto o vía repetidores regenerativos. Hasta el momento las conexiones entre centrales terminales analógicas requieren una gran cantidad de cables, tanto para control y supervisión como para información en si, lo cual trae consigo lentitud en la instalación de este medio de transmisión. Con el sistema PCM la conexión entre puntos terminales requiere de un solo canal de transmisión al través de un sistema multiplexado, por lo que regularmente se utilizan medios de transmisión ya instalados pensados originalmente para señales analógicas.

#### C) FUNCIONALIDAD

Debido a que en los sistemas digitales se trabaja con dos estados lógicos 1 ó 0, se puede tolerar un alto nivel de ruido antes de que se produzcan errores en la recepción. El valor de un d<u>a</u> to físico expresado como palabra digital binaria, se determina con la presencia o ausencia de pulso en cada uno de los dígitos de la palatra. En el caso de señales analógicas, por ser del tipo contínuo, el ruido a cualquier nivel de intensidad, distorsiona la infor mación en proporción a la relación  $\frac{S}{N}$ . Si la línea de transmisión esta provista de repetidores a lo largo de la ruta, las señales digitales, se regeneran sin ningún ruido en cada punto repetidor intermedio; en contraste, el ruido de las señales analógicas se va acumulando al pasar de uno a otro repetidor hasta el punto de recep ción final.

Los sistemas digitales presentan gran versatilidad ya que manejan información de varias naturalezas sin distinción entre ellas una vez codificadas, como seria voz, facsimil, video, etc., sin interferir unas con otras, lo cual permite agruparlas en serie, por paquetes regularmente, para su envio por un único medio de transmisión: un par de cables, catle coaxial, radio, fibra óptica, etc. Para lograr esto con los sistemas analógicos, se requieren equipos de multiplex en frecuencia los cuales son caros y voluminosos, además de problemas por envejecimiento como son la inestabilidad de frecuencia en los osciladores de onda portadora, o corrimientos en la banda de paso diseñada originalmente para los filtros selectores.

- 5 -

#### 1.2. TECNICAS DE MODULACION POR PULSOS

En el proceso de convertir una señal analógica en forma digital, el uso del muestreo en una señal durante cortos intervalos de tiempo ha desarrollado una serie de técnicas para modulación de pulsos.

Las muestras indicativas del valor instantáneo de la información en el punto de muestreo, son representadas por uno o varios pulsos que están modulados de acuerdo con la amplitud de la información en esos instantes.

Existen cuatro métodos tásicos de modulación por pulsos:

- Modulación por amplitud de pulso (PAM).
   Para este método la amplitud de un pulso representa el valor instantáneo de la señal de entrada.
- Modulación por ancho del pulso (PWM).
   En este tipo de modulación, se varia la duración del pulso para representar un valor muestra.
- 3. Modulación por posición de pulso (PPM). En este sistema cada pulso tiene una posición de referencia cero para una amplitud específica de la información. El valor instantáneo de la señal analógica en los puntos de muestreo aleja o acerca el pulso de su posición de referencia.
- 4. Modulación por codificación de pulsos (PCM). En este sistema el valor muestreado de la señal analógica es codificada en un arreglo de digitos binarios. Estos dígitos tienen la misma forma y amplitud, de esta manera el equipo receptor requiere unicamente detectar la presencia o ausencia de pulsos.

Un sistema PCM es menos sensitivo al ruido y distorsión que las otras técnicas mencionadas.

La Fig. 1.2.1 muestra los cuatro tipos de modulación anteriores.



Fig. 1.2.1. Tipos de modulación por pulsos.

- 7 -

### 1.3. SISTEMA DE COMUNICACION DIGITAL POM GENERALIZADO

Aún cuando el equipo de comunicación para este sistema varía por aplicación específica, los bloques que se muestran en la Fig. 1.3.1 aparecen en la mayoría de los casos.



CANAL DE TRANSMISION

Fig. 1.3.1. Sistema PCM generalizado.

- 8 -

#### A) MUESTREADOR

El teorema de muestreo de Nyquist estatlece que una señal limitada en tanda que no contiene componentes espectrales mayores que la frecuencia  $f_m$  Hz, está determinada en forma única por sus va lores instantáneos en intervalos uniformes de  $\frac{1}{2f}$  segundos. Es de cir, que con muestras discretas de la señal analógica tomadas a intervalos regulares, tenemos la información suficiente para reconstruír la señal.

Por lo tanto, el muestreador es un dispositivo que trabaja a una frecuencia mayor o igual a  $2f_m$  Hz y obtiene el valor instantáneo de la señal en el instante que se realiza el muestreo.

#### B) CUANTIZADOR

En el argot digital, el redondeo de una magnitud al valor más próximo a un juego de valores discretos se denomina cuantización, esto es, en el instante de muestreo los pulsos modulados en amplitud pueden tomar un cierto valor dependiendo de la amplitud de información; sería ideal recibirla de esta forma, desgraciadamente el ruido presente en todo canal de transmisión hace que el receptor tome una señal ligera o tastante distorsionada. Es por esto que la señal PAM se aproxima a un número finito de valores establecidos por el diseñ<u>a</u> dor, de manera que si la separación entre niveles es mayor a la amplitud del ruido, el receptor tendrá la positilidad de distinguir el nivel que ha sido transmitido.

Ka resultado más eficiente agregar un bloque antes de transmitir la información, el codificador.

#### C) CODIFICADOR

El codificador representa las muestras cuantizadas de la señal analógica por un código digital, como el binario, BCD, Gray,

#### D) MODULADOR

En el proceso de transmitir los pulsos codificados en un medio adecuado de transmisión, es necesario acoplarlos a las cara<u>c</u> terísticas de éste. Para ello, la transmisión se efectúa con ondas senoidales de mayor frecuencia que los pulsos portadores de inform<u>a</u> ción, que varían su amplitud, frecuencia o fase en correlación a estos.

#### E) CANAL DE TRANSMISION

Es el medio físico por el que la información se traslada del sistema emisor al sistema receptor, y puede ser un par de catles, guía de onda, fibra óptica e inclusive el espacio abierto.

#### F) DEMODULADOR

Este dispositivo extrae las variaciones en los parámetros de la onda senoidal que son representativas del valor de los dígitos binarios. Esto se logra por lo regular con un detector de envolvente para el caso AM o por la multiplicación en el receptor con una frecuencia de valor igual a la de la portadora para el caso de FM.

#### G) DETECTOR

Elemento del sistema que compara la magnitud de cada pulso binario recitido con un nivel de decisión e indica el valor del pulso decidido."1" si sobrepasa el umbral de referencia y "0" si no hay sobrepaso. A la salida se tiene una señal limpia, sin ruido, aunque tal vez con uno o varios bits erróneamente detectados debido a efectos indeseables en el canal de transmisión. Realiza un proceso inverso a la codificación, es decir, proporciona a su salida una señal discreta cuantizada a un nivel de voltaje, dada la palabra digital presentada a su entrada.

I) FILTRO PASA BAJAS

Elimina las altas variaciones de los pulsos discretos de la señal decodificada, siguiendo la envolvente de las amplitudes de cada uno de ellos, obteniéndose con esto la señal analógica original reconstruída.

La Fig. 1.3.1 y 1.3.2 ilustra el proceso de la señal de información para su envio y recepción.



Fig. 1.3.1. Proceso de transmisión para un sistema PCM.

- 12 -



Fig. 1.3.2. Proceso de recepción para un sistema PCM.

- 13 -

1.4. MULTIPLEX FOR DIVISION EN EL TIEMPO

Dado que se requiere transmitir muestras a intervalos uniformes de tiempo y estas ocupan el canal sólo durante su aparición, es posible utilizarlo más eficientemente intercalando muestras de otras señales bajo la base de tiempo compartido (Fig. 1.4.1) mejor conocido como multiolex por división en el tiempo (TDM).



Fig. 1.4.1. Multiplex por división en el tiempo.

Un sistema TDM se muestra en la Fig. 1.4.2. El multiplexor toma muestras de cada canal en forma sincrónica, de forma que las entradas en paralelo se convierten en serie con un cuadro formado por las n señales que ingresan al sistema multiplex. En el receptor un demultiplexor en sincronía con el transmisor se encarga de colocar en el canal respectivo las muestras originales, por lo que una vez atravesadas a un filtro pasa bajas las señales de entrada se recuperan casi integramente.

- 14 -





#### BIBLIOGRAFIA

- T. N. Saadawi, Delta Modulation Techniques and Devices, Innovations in Telecommunications, Part A, Academic Press, 1982, pp. 173-213.
- (2) ¿Transmisión analógica o digital?, El Demodulador, Núm 196, Dic. 1973, pp. 1-19.
- (3) T. Akatsu et al, Development of a Multichannel Telemetry System with 256 Data Channels, IEEE Transactions on Power Apparatus and Systems, Vol. PAS-101, Núm. 12, Dic. 1982, pp. 4527-4535.
- (4) J. R. Duerr et al, How Telecommunications Fits into the Datacomm Network, Telephony, Vol. 199, Núm 14, Oct. 1980, pp. 110-133.
- (5) M. Schwartz, Information Transmission, Modulation and Noise, McGraw Hill, 3a. Ed., 1981.
- (6) B. P. Lathi, Introducción a la Teoría y Sistemas de Comunicación, Limusa, 1a. Ed., 1978.

#### CAPITULO II

#### FUNDAMENTOS TEORICOS

Para el diseño de todo sistema se requiere contar con las bases teóricas que permitan establecer las especificaciones de funcionamiento, comparar con otros dispositivos similares, o en el mejor de los casos desarrollar nuevas fórmulas para la teoría en est<u>u</u> dio.

En este capítulo se desglosan los fundamentos teóricos de la comunicación digital en general. En las primeras cuatro secciones se estudian los teoremas y resultados del PCM, como son: el teo rema de muestreo, la cuantización, compansión, etc.; asi como la des cripción de un sistema telefónico real de PCM, el T1 de la Bell Sys-En la 5a, sección se analizan otras técnicas fuertemente compe tem. titivas en la codificación de voz como la modulación delta v el PCM diferencial. Para la 6a. sección se muestran las formas tásicas de acoplamiento entre el emisor y el medio de transmisión: tipos de modulación en onda portadora. La 7a. sección está dedicada al estudio del ruido blanco como factor de contaminación de la información binaria, causante de errores en la detección. La 8a. sección muestra los dispositivos electrónicos usados en las conversiones analógico-digital-analógico que serán de gran utilidad para el diseño del sistema PCM en la Landa de voz del capitulo 3.

Se intenta desarrollar la mayor parte de las fórmulas tásicas, sin emtargo, por lo engorroso que resultaria seguir paso a paso las demostraciones, algunas veces se preferirá indicar el procedimiento que lleva a la expresión de los resultados y apreciar e<u>s</u> tos en sus detalles más significantes.

- 17 -

#### 2.1. EL TEOREMA DE MUESTREO DE NYQUIST

Este teorema juega un papel muy importante en las comunicaciones modernas pues gracias a él se ha iniciado una práctica muy común y bastante eficiente, el muestreo a intervalos uniformes de una señal continua limitada en banda que contiene en sus valores discretos toda la información de esta señal. Entiéndase por señal limitada en banda aquella que no contiene componentes espectrales mayores a una cierta frecuencia de corte.

En el primer capitulo se mencionó a grandes rasgos el teo rema de muestreo uniforme que se refiere a la especificación de una señal dada mediante muestras suyas tomadas a intervalos uniformes de 1/2fm segundos, correspondiendo a esta sección demostrar el por qué tomar esta velocidad mínima de muestreo y no otra.

2.1.1. MUESTREO IDEAL

Sea f(t) una señal limitada en tanda que no contenga com ponentes espectrales mayores de f<sub>m</sub>Hz, es decir que f( $\omega$ ) la transformada de Fourier de f(t) es cero para  $\omega > \omega_m$ . Supongámos que multiplicamos f(t) por una función de impulsos periódicos de altura unitaria  $\delta_T(t)$ , la función producto es una sucesión de impulsos localizados a intervalos regulares de T segundos con altura correspo<u>n</u> diente al valor de f(t) en el instante de aparición de éstos. Es evidente que esta señal discreta representa las muestras instantáneas de la señal cada intervalo T de tiempo. Véase Fig. 2.1.1.1.a, c, e.

Representemos la señal muestreada por:

 $f_{c}(t) = f(t)\delta_{T}(t)$ 

#### (2.1.1.1)

En los incisos (b) y (d) de la Fig. 2.1.1.1 se muestran las transformadas de Fourier correspondientes a la señal limitada en



Fig. 2.1.1.1. Representación en el tiempo y frecuencia de las señales: (a), (b) analógica; (c), (d) tren de impulsos; (e), (f) muestreada.

ω<sub>e</sub>= <sup>4</sup> (f)

t ----

(e)

- 19 -

- 20 -

banda Y al tren uniforme de funciones impulso  $\delta_{\tau}(t)$ .

Para obtener la transformada de Fourier de f<sub>s</sub>(t) en la ec. 2.1.1.1, aplicaremos el teorema de convolución en la frecuencia.

Por lo que:

$$F_{s}(\omega) = \frac{2\pi}{2\pi} (F(\omega) * \omega_{0} \delta_{\omega_{0}}(\omega)) \qquad (2.1.1.2)$$

$$\omega_{0} = \frac{2\pi}{T}$$

$$F_{s}(\omega) = \frac{1}{T} (F(\omega) * \delta_{\omega_{0}}(\omega)) = \frac{1}{T} (F(\omega) * \sum_{n=-\infty}^{\infty} \delta(\omega - n\omega_{0}))$$

$$=\frac{1}{\Gamma}\int_{n=\Sigma_{\infty}}^{\infty}F(\omega-n\omega_{0}) \qquad (2.1.1.3)$$

Esto implica que el espectro en frecuencia de la señal muestreada es el mismo de la señal limitada en banda repetido cada  $\omega_n$  radianes por segundo.

Obsérvese en la Fig. 2.1.1.1.f que para poder recuperar la señal f(t) es necesario hacer pasar  $f_s(t)$  por un filtro paso bajo con frecuencia de corte  $f_m$  Hz. Además es importante lo siguiente: para que sea factille recuperar la señal original es necesario que los espectros repetidos no se traslapen, condición que se cumple si

$$\omega_{0} \ge 2\omega_{m}$$
  
o en términos del periodo  
 $\frac{2\pi}{T} \ge 2 (2\pi f_{m})$   
 $T \le \frac{1}{2f_{m}}$ 

(2.1.1.4)

que es la condición de muestreo establecida por Nyquist, base primordial de todas las formas de transmisión por modulación de pulsos.

2.1.2. MUESTREO REAL

En la práctica no se muestrea por impulsos ideales, sino por pulsos de pequeña duración, lo que significa que el muestreo no es instantáneo sino que ocurre en tiempos finitos (Fig. 2.1.2.1.a).

Por un proceso similar al anterior se demuestra que la señal muestreada tendrá la siguiente función espectral.

$$F_{s}(\omega) = \frac{T}{T} \sum_{n=-\infty}^{\infty} Sa(n\tau\omega_{m})F(\omega-2n\omega_{m}) \qquad (2.1.2.1)$$

para el caso de  $\omega_0 = 2\omega_m$ 

El segundo miembro de la ec. 2.1.2.1 representa el espectro de F( $\omega$ ) repetido cada  $2\omega_m$  radianes por segundo con un factor de variación en su amplitud de Sa ( $n\tau\omega_m$ ). (Fig. 2.1.2.1.b).

Es importante darse cuenta que el ancho de banda necesario para transmitir una señal muestreada por impulsos es infinito, mientras que para el muestreo por pulsos tiene un valor finito, de modo que el contenido de energia de  $F_{s}(\omega)$  es despreciable en frecuencias superiores.





Fig. 2.1.2.1. Muestreo real. (a) pulsos de muestreo, (b) espectro de la señal muestreada.

El proceso analítico que llevaremos a cabo se hará en b<u>a</u> se a considerar muestras por impulsos para evitar entrar a cálculos más complejos y menos ilustrativos, siendo los resultados obtenidos bastante similares a cuando el muestreo se realiza en forma real.

Consideremos que muestreamos con la rapidez mínima, es d<u>e</u> cir:

 $\omega_{0} = \frac{2\pi}{T} = 2\omega_{m}$ 

Sust. en la ec. 2.1.1.3

 $\overline{I} = \frac{1}{2f_m}$ 

 $F_{s}(\omega) = \frac{1}{T} \sum_{n=-\infty}^{\infty} F(\omega - 2n\omega_{m})$  (2.1.3.1)

Es evidente que podriamos recuperar  $F(\omega)$  si multiplicamos esta ecuación por una función pulso rectangular  $R_{2\omega_m}(\omega)$ . Lo que conduce a

$$F_{s}(\omega) R_{2\omega_{m}}(\omega) = \frac{1}{T} F(\omega)$$

por lo que

 $F(\omega) = TF_{s}(\omega) R_{2\omega_{m}}(\omega)$  (2.1.3.2)

Donde  $\text{TR}_{2\omega_m}(\omega)$  representa al filtro paso bajo con una fr<u>e</u> cuencia de corte  $\omega_m$  y una ganancia T =  $\frac{1}{2f_m}$ .

У

Aplicando el teorema de convolución en el tiempo a la ec. 2.1.3.2.

$$f(t) = Tf_{S}(t) * \frac{\omega_{m}}{\pi} Sa(\omega_{m}t)$$
$$= f_{c}(t) * S_{a}(\omega_{m}t)$$

siendo

$$f_s(t) = \sum_n f_n \delta(t-nT)$$

donde f<sub>n</sub> es la enésima muestra de f(t). Prosiguiendo

$$f(t) = \sum_{n=1}^{\Sigma} f_{n} \quad \delta \quad (t-nT) \quad * \quad Sa \quad (\omega_{m}t)$$

$$f(t) = \sum_{n} f_{n} Sa \left( \omega_{m} (t-nT) \right)$$

(2.1.3.3)

De aqui se observa que es posible reconstruír f(t) sumando los productos de cada una de las n muestras con la función muestreo. En la Fig. 2.1.3.1 ilustra este proceso mostrándose únicame<u>n</u> te las contribuciones de tres muestras por simplicidad.



## Fig. 2.1.3.1. Reconstrucción de la señal analógica

#### 2.2. REQUERIMIENTOS DE CODIFICACION

Una vez que se obtiene la muestra, es necesario transfo<u>r</u> marla por métodos adecuados a un código que permita su transmisión con la mayor eficiencia. No siempre se logra esto debido a factores inherentes al sistema tales como el ruido o requerimientos de a<u>n</u> cho de banda.

No es posible evitar un ruido de cuantización que obstacu liza reconstruir tal cual la señal analógica en el receptor, ya que la cuantización en sí trae la incertidumbre de ciertos niveles de la señal que son ajustados al nivel cercano más próximo. Una medida de como afecta el ruido al sistema es la relación señal a ruido de cuantización de la que hablaremos ampliamente en la sección 2.3.

Gran número de bits trae consigo un incremento en el ancho de banda, aumentadoaún más cuando se trabaja por división en el tiempo para acomodar varios canales de datos, es pues un dilema el número de niveles de cuantización versus ancho de banda.

#### 2.2.1. NIVELES DE CUANTIZACION

En las variaciones de amplitud existe la necesidad de valuarlas a ciertos niveles, tratando de minimizar la pérdida de información no eliminable de la cuantización. La cantidad de niveles dependerá de la precisión requerida; así en un sistema PCM donde sea necesario transmitir la altura de un líquido en un depósito industrial hacia una central de cómputo en el cual interese únicamente registros de cambio de 1 m en excursiones que van de O a 15 m seguramente se utilizarían 16 niveles, mientras que si se requiriese conocer los incrementos de altura de 0.5 m es evidente el uso de 32 niveles de cuantización.

Un código puede realizar un cierto número de combinaciones, resultado de las diferentes maneras en que los pulsos puedan acomodarse uno con respecto al otro, de esta forma, siendo N el n<u>ú</u> mero de niveles de cuantización se tiene

 $N = m^n$  (2.2.1.1)

donde m son los niveles de altura que pueden tomar los pulsos y n el número de estos. Así para m = 2 obtenemos el código binario

ő

 $N = 2^n$ 

 $n = \log_2 N$ 

(2.2.1.2)

Es pues n función logarítmica de los niveles de cuantización (Tabla 2.2.1.1).

| N   | n   |
|-----|-----|
| 2   | 1   |
| 4   | 2   |
| 8   | 3   |
| 16  | 4   |
| 32  | 5   |
| 64  | 6   |
| 128 | 7   |
|     | • • |
|     |     |

# Tabla 2.2.1.1

#### 2.2.2. ANCHO DE BANDA

El incremento del ancho de banda es apreciable en cuanto existe un número n de bits que han de ser colocados en un "time slot" inherente a cada muestra, por lo que al disponer de una señal limitada en tanda a 4 KHz, como la voz, tendremos al aplicar el teo rema de Niquist una señal discreta con una frecuencia de 8KHz; si cuantizamos con 256 niveles (n = 8), el ancho de banda PCM resulta<u>n</u> te es de 8 x 8 = 64 KHz. Es evidente pues, que

$$f_{PCM} = 2f_{m}n$$
 (2.2.2.1)

En caso de multiplex por división en el tiempo, la ecuación anterior resultará afectada por un factor igual al número de canales  $C_{+}$  que entren en la transmisión, o sea

$$f_{PCM} = 2f_m n C_t$$
 (2.2.2.2)

- 27 -





- (a) diagrama a bloques.
- (b) salida del cuantizador.
- (c) salida del codificador.

- 28 -

En la Fig. 2.2.2.1 se muestra la aplicación de la ec. 2.2.2.2 para 3 canales del mismo ancho de banda, suponiendo además que cada muestra ocupa el 100% de su "time slot".

#### 2.3. RUIDO DE CUANTIZACION

Este ruido es inherente a toda modulación en la que entra en juego una codificación. Ineliminable en la estructura funcional del sistema, necesaria para la digitización, la cuantización trae consigo este ruido que es bastante diferente al ruido aditivo que se presenta en el canal de transmisión.

Para medir este defecto definiremos una razón señal a ruido de cuantización al que denotaremos por  $S/N_q$ . Varios métodos se han desarrollado para mejorar esta relación, aspectos técnicos que en otros tiempos no eran posibles habían detenido el desarrollo de este tópico de las comunicaciones, sin embargo el constante ava<u>n</u> ce de la electrónica en general ha logrado hasta cierto grado maximizar la  $S/N_q$  mediante el uso de los modernos compansores, dispositivos que cuantizan no linealmente la señal analógica.

# 2.3.1. RELACION SEÑAL A RUIDO DE CUANTIZACION EN NIVELES IGUALMEN-TE ESPACIADOS

Téngase una señal aleatoria que tiene una curva de probabilidad dada y separemos los niveles de cuantización una dista<u>n</u> cia común a (Fig. 2.3.1.1).



Fig. 2.3.1.1. Cuantización uniforme.

La diferencia de la señal cuantizada a la señal original la definiremos como el error que se cometa en este proceso; se calculará en base a considerar un nivel de decisión  $\pm a/2$  (Fig.2.3.1.2) así suponiendo que todos los niveles continuos de la señal se repiten en la región de incertidumbre con la misma ocurrencia en un la<u>r</u> go período de tiempo, el error cuadrático medio será:

$$E(\varepsilon^{2}) = \frac{1}{a} \int_{-a/2}^{a/2} \varepsilon^{2} d\varepsilon$$

 $E(\varepsilon^2) = \frac{a^2}{12}$ 

(2.3.1.1)



## Fig. 2.3.1.2. Región de incertidumbre para el cuantizador.


Hagamos corresponder a la variancia de la distribución probabilistica  $\sigma^2$  la potencia media de la señal que aparece a la entrada del cuantizador y V la amplitud de la señal pico. Por lo que

$$\frac{S}{Nq} = \frac{\sigma^2}{E(\varepsilon^2)}$$
(2.3.1.2)

$$a = \frac{2V}{N}$$
 (2.3.1.3)

Sust. esta última ec. en la ec. 2.3.1.1

$$E(\epsilon^2) = \frac{V^2}{3N^2}$$
 (2.3.1.4)

la que absorbida por la ec. 2.3.1.2 resulta en

- $\frac{S}{N_0} = 3N^2 \frac{\sigma^2}{V^2}$  (2.3.1.5)
- ó

У

$$\frac{S}{N_0} = 3 N^2 \sigma_X^2$$
 (2.3.1.6)

 $\sigma_v$  = potencia media de entrada normalizada

Detido a que la  $\frac{S}{N_0}$  es proporcional a  $\sigma^2$  en la ec. 2.3.1.5, es indicativo que la potencia de la señal es más evidente en cuanto se aumenta la intensidad de ésta, ya que la potencia media del ruido permanece como una constante.

2.3.2. RELACION SEÑAL A RUIDO DE CUANTIZACION EN SEÑALES CON COM-PANSION.

Para eliminar la dependencia de la  $\frac{S}{N_{c}}$  a la intensidad y obtener con ello un valor fijo para un amplio rango dinámico la utilización de la estadística es útil. La existencia de niveles de amplitud que ocurren con más frecuencia que otras admite la posibilidad de cuantizar no linealmente, es decir los niveles de separación variarlos conforme a la probabilidad de ocurrencia de amplitud. Esto en telefonia es muy usado ya que la voz es de natura leza aleatoria y las señales más débiles ocurren más frecuentemente; es aguí donde la utilización de compansores entra en juego. La compansión es el método bajo el cual se comprime en amplitud los niveles superiores y se expanden los niveles inferiores de una señal analógica antes de cuantizarla linealmente, siguiéndose un pro cedimiento inverso en el receptor para recuperar la forma real de la información (Fig. 2.3.2.1). Por lo que, la compansión se utiliza como acrónimo del proceso de compresión y expansión.



Fig. 2.3.2.1. El proceso de compansión

Actualmente existen dos técnicas de uso mundial para re<u>a</u> lizar la compresión conocidas como ley A y ley y dadas por las siguientes ecuaciones:

$$F(x) = \frac{\ln(1 + \mu X)}{\ln(1 + \mu)} \quad 0 \le X \le 1$$

$$F(x) = \begin{cases} \frac{1}{1 + \ln A} & \frac{1}{A} \le x \le 1 \\ \frac{AX}{1 + \ln A} & 0 \le x \le \frac{1}{A} \end{cases}$$
(2.3.2.2)

 $X = \frac{X'}{V}$  = amplitud de la señal normalizada

La primera aplicada en Estados Unidos, Canadá y Japón, la segunda en Europa. Ambas con simetría impar respecto al punto X = 0 con parámetros típicos  $\mu$  = 255 y A = 100 para cuantización a 8 bits,  $\mu$  = 100 y A = 87.6 para 7 bits. La Fig. 2.3.2.2 muestra las curvas de compresión para la ec. 2.3.2.1 con distintos valores de  $\mu$  para X > 0.



Fig. 2.3.2.2. Ley µ de compresión.

Un análisis para la compansión con ley  $\mu$  demuestra que la  $\frac{S}{N_{0}}$  está dado por

$$\frac{S}{N_{q}} = \frac{3N^{2}}{\ln(1+\mu)^{2}} \frac{1}{1+2E(|X|)/\mu\sigma_{\chi}^{2} + \frac{1}{\mu^{2}\sigma_{\chi}^{2}}}$$
(2.3.2.3)

E (|X|) y  $\sigma_{x}$  son parámetros estadísticos de la señal que encaja en alguna función de densidad probabilística (T.2.3.2.1).

|                                    | LAPLACIANA                                                 | GAUSIANA                                                        | UNIFORME                         |  |  |
|------------------------------------|------------------------------------------------------------|-----------------------------------------------------------------|----------------------------------|--|--|
| f(x)                               | $\frac{1}{\sqrt{2}}\sigma_{x} e^{-\sqrt{2} x /\sigma_{x}}$ | $\frac{1}{\sqrt{2\pi\sigma_{x}^{2}}}e^{-x^{2}/2\sigma_{x}^{2}}$ | $\frac{1}{2A} - A \leq X \leq A$ |  |  |
| <u>2 ε( x </u> )<br>σ <sub>x</sub> | 1.414                                                      | 1.6                                                             | 1.732                            |  |  |

T.2.3.2.1. Funciones de densidad de probabilidad.

Para la señal específica de voz, la función de densidad de probabilidad inherente a ella es la Laplaciana; es interesante comparar los resultados obtenidos con la cuantización lineal y no lineal. La Fig. 2.3.2.3 gráfica las ecs. 2.3.1.6 y 2.3.2.3 para una señal analógica con f.d.p. laplaciana, con  $\mu$  = 255 y 128 niveles de cuantización.



Fig. 2.3.2.3. Relación señal a ruido para señales con cuantización uniforme y con compresión.

El amplio rango dinámico de trabajo logrado con la compansión al mantenerse la  $-\frac{S}{N_Q}$  casi constante sobre 40 dB según la Fig. 2.3.2.3, degrada hasta cierto punto el proceso de espaciamiento uniforme cuya curva ilustra la susceptibilidad de la  $\frac{S}{N_Q}$  a cambios de amplitud de la señal analógica.

En la práctica la relación señal a ruido para ley  $\mu$  se calcula por

 $\frac{S}{Nq} (dB) = 6n - 8.5 \quad \mu = 100 \qquad (2.3.2.4.a)$   $\frac{S}{Nq} (dB) = 6n - 10.1 \quad \mu = 255 \qquad (2.3.2.4.b)$ 

Esto se basa en considerar constantes las curvas de la  $\frac{S}{Nq}$  con compansión para todo el rango dinámico. De esta manera es evidente el incremento de la relación señal a ruido conforme el aumento del número de bits deseados para la cuantización. En la Fig.

2.3.2.3 se ilustra lo anterior por medio de las curvas punteadas para  $\mu$  = 255.

Finalmente obsérvese el mejoramiento en la calidad de la cuantización cuando se usa un compresor en una señal de prueba senoidal (Fig. 2.3.2.4).



Fig. 2.3.2.4. Señal senoidal cuantizada con compresor y sin compresor.

2.4. EL SISTEMA BELL SYSTEM TI CARRIER

En esta sección es conveniente analizar un ejemplo vivo de aplicación de la teoria del PCM a la transmisión de voz. El sistema T1 de la Bell System aún cuando viejo a tiempo de funcionamiento se refiere, presenta los principios fundamentales en cuestión de multiplexaje y transmisión de canales de voz vía repetidores en línea.

## 2,4.1. FUNCIONAMIENTO

Este sistema multiplexa 24 canales de voz con 7 bits para codificación de una muestra. El sistema es diseñado para tran<u>s</u> mitir frecuencias de voz hasta 4 KHz y por tanto 8000 muestras por segundo son requeridas. Un cuadro representa el total de muestras tomadas en todos los canales, cada cual es representada por 8 bits, según se muestra en la Fig. 2.4.1.1. El bit 8 es usado para supervisión y señalización. Existe un total de 193 bits en cada cuadro, y así la línea del sistema T1 opera a 193 x 8,000. = 1,544,000 bits/ seg.



Fig. 2.4.1.1. Distritución de los canales de voz en el sistema Bell System T1 carrier.

El último bit de cuadro, el 193, es usado para establecer y mantener sincronización. La secuencia de esos bits 193 para distintos cuadros es establecido por la lógica de la terminal receptora. Si esta secuencia no sigue tal código patrón, entonces la terminal detecta que la sincronización ha sido perdida. Esto es, si existe un desliz en la sincronización, los bits examinados podrían ser de hecho bits de los canales de voz, los cuales deben presentar baja probabilidad de formar el código. Se ha encontrado que una secuencia teórica de 0 1 0 1 0 1... es adecuada y esto ha funcionado en la práctica. Al circuito de cuadro le toma de 0.4 a 0.6 mseg detectar la asincronía, además de un tiempo de recuadro con valor de 50 mseg en el peor de los casos.

En el caso de T1 carrier la sincronización es realmente simple dado que los errores de codificación que puedan surgir se hacen transparentes cuando aparecen ante el oído humano. En otros sistemas más sofisticados en los que se requiere la transmisión de bloques de datos, es necesario el uso de códigos detectores de err<u>o</u> res, estos debidos a la influencia del ruido a través de la linea.

Los niveles de señal para este esquema T1 PCM no son igua<u>l</u> mente espaciados, sino que a amplitudes tajas la nivelación es más angosta que para las amplitudes mayores. Esto produce mejor reproducción del bajo volumen de voz.

## 2.4.2. REPETIDORES REGENERATIVOS

La principal razón por la cual alta velocidad de bits pu<u>e</u> de ser lograda en circuitos con pares de cable usando PCM es que los repetidores son puestos a intervalos frecuentes para reconstruír la señal.

En la mayoría de los sistemas PCM trabajando en la actualidad los repetidores son colocados a intervalos entre 1 y 5 Km. El sistema T1 usa repetidores a intervalos de 1.8 Km, el cual es el espacio entre bobinas de carga empleadas para transmisión analógica; los repetidores reemplazan a las bobinas de carga. Estos repetidores reconstruyen 1,544,000 pulsos por segundo.

Un repetidor regenerativo realiza tres funciones básicas: remodelado, temporización y regeneración. Cuando un pulso arriva al repetidor, este llega atenuado y distorsionado, por lo cual debe pasar por un preamplificador y ecualizador con el fin de remodelarlo para el proceso de detección. Un filtro remueve la compone<u>n</u> te de DC. Un circuito recuperador de tiempo provee una señal para muestrear el pulso al punto óptimo para decidir si es un bit con valor 1 ó 0. Este circuito de tiempo controla la regeneración del pulso saliente y asegura que es enviado al tiempo y ancho del pulso correcto.

Como es mostrado en la Fig. 2.4.2.1 los pulsos transmitidos ocupan la mitad de un time slot. Un pulso positivo o negativo representa un 1 y la ausencia de pulso denota un O. Esto concentra la energía de la señal alrededor de 772 Khz en vez de 1.544 Mhz cuando una cadena de l's es transmitida.

El sistema T1 utiliza una señal de 3 niveles (A, O, -A) conocida como señal bipolar RZ, con el fín de provocar un margen contra variaciones antes de la detección y decisión. Transmisiones digitales más avanzadas utilizan señales polares, un pulso positivo denota un 1 y un pulso negativo un O. Una señal polar es más eficiente; mayor velocidad en bits puede ser transmitida sobre un canal dado.



Fig. 2.4.2.1. Reconstrucción de una señal digital en un repetidor del sistema T1.

#### 2.5. CODIFICACION PREDICTIVA

Otros métodos para aplicación específica en PCM se han implementado conforme las necesidades tecnológicas. El hecho de cuantizar y codificar cada valor de muestra de una señal como tradicionalmente se hace, implica un desperdicio de energía y canal que es evitable al existir correlación entre muestra ymuestra, entre mensaje y mensaje en general. La voz posee un alto índice correlativo que es adecuadamente aprovechado por sistemas predictivos. Estos sistemas, entre otros, son el DPCM (modulación por cod<u>i</u> ficación de pulsos diferencial) y MA (modulación delta) cuyo otjetivo es la reducción del ruido y de esta manera mantener un  $\frac{S}{Nq}$ adecuada sin necesidad de aumentar la potencia de la señal.

## 2.5.1. PCM DIFERENCIAL

Un codificador DPCM con un predictor de 3 taps es mostrado en la Fig. 2.5.1.1. Unicamente 3 taps serán considerados porque para voz la adición de otros proporcionan poco incremento en la calidad mientras que añade considerable complejidad.

La operación del sistema de la Fig. 2.5.1.1 es la siguien te. La señal de entrada x(t) cuyo valor cuadrado medio es asumido 1, es muestreada a la frecuencia 1/T que produce una secuencia de valores discretos x<sub>0</sub>, x<sub>1</sub>,... = {x<sub>i</sub>}. Al mismo tiempo, el predictor hace una estimación de cada valor de muestra basado en aquellas que le han precedido. Esas estimaciones son la secuencia  $\hat{x}_0$ ,  $\hat{x}_1$ ,... = { $\hat{x}_i$ } donde  $\hat{x}_i = a_1 (x_{i-1} + q_{i-1}) + a_2(x_{i-2} + q_{i-2}) + a_3(x_{i-3} + q_{i-3})$ . Cuando el número de niveles de cuantización es grande (N ≥ 8 es bastante), cada  $\hat{x}_i$  puede ser escrita aproximadamente

 $\hat{x}_{i} = a_{1}x_{i-1} + a_{2}x_{i-2} + a_{3}x_{i-3}$  (2.5.1.1)

- 40 -



.sqsf E & MO90 emodele .l.l.d.S.g.pf3

and a start of the start of the

41 -

1

Cada estimación es restada del valor real produciendo una secuencia de error  $e_0$ ,  $e_1$ ,... =  $\{e_i\}$  donde  $e_i = x_i - \hat{x}_i$ . El valor cuadrado medio de la secuencia  $\{e_i\}$  será llamado  $\sigma_e^2$ . El cuantizador representa cada valor de  $e_i$  por el más cercano nivel de cuantización. Los N niveles de cuantización son transmitidos como palabras binarias donde n =  $\log_2 N$ . N es escogido ser una potencia de 2 de modo que n es un integro. Los niveles de cuantización son us<u>a</u> dos por el receptor para reconstruír la señal analógica original. La diferencia entre  $e_i$  y el nivel de cuantización usado para representarlo es como ya sabemos el error de cuantización q<sub>i</sub>. Los niveles de cuantización realmente transmitidos son la secuencia $\{e_i + q_i\}$ y es usada por el decodificador para reconstruír la señal analógica. El error de cuantización se muestra en la señal reconstruída como ruido de cuantización q(t). El valor cuadrado medio de q(t) es  $\sigma_q^2$ y es el mismo que el valor cuadrado medio de  $\{q_i\}$ .

La relación señal a ruido de cuantización del sistema DPCM puede ser expresado como

 $\frac{S}{N_{qD}} = \frac{potencia de muestras}{potencia de ruido de cuantización}$   $= \frac{\left[x \frac{2}{i}\right]}{\left[q_{i}^{2}\right]} = \frac{\sigma_{s}^{2}}{\sigma_{q}^{2}} = \frac{1}{\sigma_{q}^{2}}$  (2.5.1.2)  $\frac{S}{N_{qD}} = \frac{1}{\sigma_{e}^{2}} \cdot \frac{\sigma_{e}^{2}}{\sigma_{q}^{2}}$  (2.5.1.4)

El factor  $\sigma_e^2 / \sigma_q^2$  de la ec. 2.5.1.4 es análogo a la S/N<sub>q</sub> para PCM ya que representa la razón en potencia de la señal entrante al cuantizador al ruido de cuantización. Por lo que

$$\frac{S}{N_{qD}} = \frac{1}{\sigma_e^2} \cdot \frac{1}{N_{qP}}$$

El valor  $\frac{1}{\sigma_p^2}$  representa la cantidad por cual la potencia de la se-

ñal puede ser reducida por predicción lineal y es conocido como el factor de mejoramiento (SNI) de la  $\frac{S}{N_{\alpha}}$  para DPCM sobre el PCM. Así

$$\frac{S}{N_{qD}} (dB) = SNI + \frac{S}{N_{qp}} (dB)$$
 (2.5.1.6)

Este factor de mejoramiento ha sido computado usando la teoría de predicción lineal. Es una función de los coeficientes del predictor  $\{a_j\}$  y la función de autocorrelación de la señal de entrada. La Fig. 2.5.1.2 ilustra el comportamiento en potencia de varias señales que apaxecen en la banda de voz (0-3400 Hz) las cuales tienen un SNI dado por la Tabla 2.5.1.1, indicando en paréntesis este valor cuando se tiene un predictor de l tap. Es evidente de esta tabla que en general un predictor optimizado para voz no es óptimo para señales que se encuentren dentro de su banda, lo mismo oc<u>u</u>rre para el cuantizador.

Para un diseño óptimo de  $\{a_j\}$  usemos para voz un SNI = 11.41. Por lo que si trabajamos con un cuantizador tipo  $\mu$  = 255 (ec. 2.3.2.4.b) la relación señal a ruido de cuantización para un sistema DPCM será

$$\frac{S_v}{N_{qD}} (dB) = 11.41 + 6n - 10.1 \qquad (2.5.1.7)$$

De esta ecuación se desprende un resultado importante, dado que un incremento de 6 dB en la  $\frac{S}{N_{0}}$  es obtenido por cada bit adicional usado en el código binario para rerpesentar las muestras de la señal es claro que existe una reducción de 2 bits en el código y que el usar 6 bits/muestra en DPCM presta la misma calidad en funcionamiento que el uso de 8 bits/muestra en PCM.

El desempeño de un sistema DPCM puede ser aun mejorado no ya incrementando el número de coeficientes del predictor sino adaptándolos dinámicamente conforme a la señal, o bien logrando que el cuantizador cambie su función de la pendiente de esta. Cuando estas

٩

- 43 -









Fig. 2.5.1.2. Espectro de potencia normalizado para varias señales en la banda de voz.

|       |                                                |                                                    |                                                             | a               | Ь                               | С                               | đ                             | е                                                       | f                                      | <b>9</b>                                                   |
|-------|------------------------------------------------|----------------------------------------------------|-------------------------------------------------------------|-----------------|---------------------------------|---------------------------------|-------------------------------|---------------------------------------------------------|----------------------------------------|------------------------------------------------------------|
|       |                                                |                                                    |                                                             | S N I           |                                 |                                 | -                             |                                                         |                                        |                                                            |
|       | Autoco-<br>rrela-<br>ción ψ(1)<br>ψ(2)<br>ψ(3) | <sup>a</sup> 1<br><sup>a</sup> 2<br><sup>a</sup> 3 | DPCM<br>Optimi-<br>zado p <u>a</u><br>ra esta<br>señal      | Voz             | Coseno<br>en<br>subida<br>r=1.0 | Coseno<br>en<br>subida<br>r=0.5 | Coseno<br>en<br>subida<br>r=0 | Espectro<br>seno<br>(respue <u>s</u><br>ta par<br>cial) | Modem 1<br>2400 b/s<br>4Ø mod.<br>fase | Modem 2<br>9600 b/s<br>(respue <u>s</u><br>ta par-<br>cial |
| а     | 0.8661<br>0.5541<br>0.2247                     | 1.936<br>-1.553<br>0.4972                          | Voz                                                         | 11.41<br>(6.02) | -3.44<br>(-1.74)                | -2.95<br>(-1.73)                | -2.77<br>(-1.73)              | -3.18<br>(-1.39)                                        | -2.82<br>(-1.50)                       | -7.00<br>(-2.21)                                           |
| <br>b | 0.1476<br>-0.7498<br>-0.2611                   | 0.3777<br>-0.8268<br>0.1442                        | Coseno<br>en<br>subida<br>r=1.0                             | -1.33<br>(1.16) | 4.41<br>(0.10)                  | 5.48<br>(0.10)                  | 5.92<br>(0.10)                | 3.22<br>(0.18)                                          | 4.35<br>(0.16)                         | -0.54<br>(-0.03)                                           |
| c     | 0.1499<br>-0.7993<br>-0.3024                   | 0.4054<br>-0.8832<br>0.1540                        | Coseno<br>en<br>subida<br>r=0.5                             | -1.43<br>(1.18) | 4.38<br>(0.10)                  | 5.53<br>(0.10)                  | 6.01<br>(0.10)                | 3.16<br>(0.19)                                          | 4.35<br>(0.16)                         | -0.79<br>(-0.03)                                           |
| d     | 0.1507<br>-0.8164<br>-0.3171                   | 0.4170<br>-0.9033<br>0.1595                        | Coseno<br>en<br>subida<br>r=0                               | -1.44<br>(1.18) | 4.35<br>(0.10)                  | 5.52<br>(0.10)                  | 6.02<br>(0.10)                | 3.12<br>(0.19)                                          | 4.33<br>(0.16)                         | -0.88<br>(-0.03)                                           |
| e     | 0.2145<br>-0.6258<br>-0.2757                   | 0.5180<br>-0.7834<br>0.2165                        | Espectro<br>seno<br>(respue <u>s</u><br>ta par-<br>cial)    | 0,32<br>(1,71)  | 4.25<br>(0.08)                  | 5,22<br>(0.08)                  | 5,62<br>(0.08)                | 3,39<br>(0,20)                                          | 4.33<br>(0.17)                         | -0.67<br>(-0.10)                                           |
| f     | 0.1951<br>-0.7189<br>-0.3561                   | 0.4519<br>-0.8327<br>0.1312                        | Modem 1<br>2400 b/s<br>40 mod.<br>fase                      | -0.87<br>(1.55) | 4.33<br>(0.09)                  | 5.42<br>(0.09)                  | 5.87<br>(0.09)                | 3.29<br>(0.20)                                          | 4.44<br>(0,17)                         | -0.73<br>(-0.08)                                           |
| 9     | 0.0503<br>-0.3481<br>0.0671                    | 0.1116<br>-0.3600<br>0.1240                        | Modem 2<br>9600 b/s<br>(respue <u>s</u><br>ta par-<br>cial) | -0.70<br>(0.38) | 2.19.<br>(0.05)                 | 2.40<br>(0.05)                  | 2.47<br>(0.06)                | 1.72<br>(0.08)                                          | 2.00<br>(0.07)                         | 0.65<br>(0.01)                                             |

•

1 IC <del>ໃ</del>ດ ເ

características de adaptación son introducidas el método es llamado DPCM adaptivo. Sistemas ADPCMs incorporando ambos métodos de adaptación son capaces de producir una buena  $\frac{S}{N_{g}}$  sobre un amplio rango dinámico de la voz; muestreando cada 8 KHz y produciendo 32 Kbit/s son capaces de lograr una relación señal a ruido de 30 dB en un rango dinámico de 40 dB. Por esta razón, considerable interés se ha concentrado en métodos ADPCMs.

#### 2.5.2. MODULACION DELTA

Este tipo de modulación es un caso especial de DPCM con sólo dos niveles de cuantización cuya representación digital es de 1 bit.

En un modulador típico (Fig. 2.5.2.1) las muestras se toman a mayor velocidad que la frecuencia de Nyquist y se diferencia con un valor dado por el predictor formado por un multiplicador y un acumulador. El signo de la diferencia hace que el comparador o<u>b</u> tenga una salida de  $\pm$  1,  $\pm$  1 indica la situación en que la señal e<u>n</u> trante sube de nivel más rápidamente que el valor predicho, -1 ind<u>i</u> ca la situación opuesta. Estos valores se multiplican con el factor de peso SS conocido como amplitud de escalón y entran a un acumulador que suma o resta los pasos incrementales necesarios para dar el mejor valor que se aproxima a las muestras de x(t). Para la reconstrucción se utiliza en el decodificador el mismo predictor seguido por un filtro paso bajo con el fín de suavizar la señal.

La Fig. 2.5.2.2 muestra las formas de onda obtenidas en el modulador, así como la existencia de ruido de cuantización manifestado en dos formas según la región que se trabaje: ruido granular y ruido por sobrependiente. El ruido granular se produce al oscilar los escalones sobre una región en que no existe gran rapidez de cambio. El ruido por sobrependiente ocurre debido a que el SS f<u>i</u> ja un límite a la pendiente de la señal de entrada que el modulador

- 46 -





ig. 2.5.2.1. Sistema de modulación delta (a) codificador, (b) decodificador.

puede seguir o sea SS( $f_s$ ). El mejor SS es aquel que obtiene un balance apropiado entre el ruido causado por sobrependiente el cual es dominante cuando el SS es pequeño y el causado por granularidad el cual es dominante cuando el SS es grande; aunque hay que hacer notar que el ruido total depende también de la velocidad de muestreo.



Fig. 2.5.2.2. Formas de onda en la modulación delta.

La modulación delta trabaja mejor con señales de baja frecuencia. Para tomar un nivel de comparación de lo anterior us<u>e</u> mos la muy común señal senoidal, con razón señal a ruido (5) dada por -

$$\frac{S_{s}}{N_{qA}} = 10 \log \frac{f_{b}^{3}}{f_{s}^{2}W} - 14 dB \qquad (2.5.2.1)$$

donde  $f_b$  es la rapidez de transmisión de bits o frecuencia de muestreo,  $f_s$  frecuencia senoidal, W ancho de banda del sistema. Es evidente que conforme aumenta la frecuencia entrante la S/N<sub>q</sub> disminuye y que para incrementarla es necesario aumentar el muestreo lo cual resulta inconveniente.

48 -

La M $\Delta$  es particularmente adecuada para codificar señales de voz, ya que su espectro en potencia presenta un máximo a 800 Hz y cae desde este punto a 6 dB/octava hasta los 4 KHz. Así la distorsión total medible para la voz en un M $\Delta$  se obtiene de manera aproximada por la distorsión total en una senoide de 800 Hz. Por lo que en la ec. 2.5.2.1

$$\frac{S_{v}}{N_{q\Delta}} = 10 \log \frac{f_{b}^{3}}{(0.8)^{2}(3.4)} - 14 dB$$

$$\frac{S_{v}}{N_{q\Delta}} = 10 \log f_{b}^{3} - 17.37 dB \qquad (2.5.2.2)$$

$$f_{b} = rapidez \ de \ transmision \ \left[ \ Kb/seg \right]$$

Es interesante comparar el funcionamiento de este tipo de modulación en base a la ecuación anterior (2.5.2.2) con el obtenido en PCM. Para ello modifiquemos la  $\frac{S}{N}$  obtenida para la compansión con u = 255. Así de

$$\frac{S}{N_{q}} = 6n - 10.1 \text{ dB} \qquad (2.3.2.4.b)$$

muestreando a la frecuencia de Nyquist de 8 KHz, tenemos que n =  $\frac{f_b}{a}$  por lo que para voz,

 $\frac{S_v}{N_{qP}} = 3/4 f_b - 10.1 dB \qquad (2.5.2.3)$ 

Así, de la ec. 2.5.2.2 y la ec. 2.5.2.3 se obtiene la Fig. 2.5.2.3 que es bastante ilustrativa ya que muestra las venta-

jas del PCM sobre la M $\Delta$  o viceversa para distintas rapidez de tran<u>s</u> misión. De aquí resulta evidente que la modulación delta provee m<u>a</u> yor ventaja en S/N<sub>q</sub> sobre PCM para una rapidez de 16 a 32 Kb/s; nótese que para cantidades menores de Kb/s la razón señal a ruído resulta demasiado baja para el nivel que se requiere en el proceso de una señal de voz. Para mayor rapidez el PCM presenta en mucho, gran ventaja sobre la M $\Delta$ .

Por esto resulta evidente que la MA es aplicable a sistemas donde el costo es prioritario y no se requiera gran calidad en la decodificación de la señal procesada.



Fig. 2.5.2.3. Curvas de  $\frac{S}{N_{cl}}$  para voz con MA y PCM.

## 2.6. TECNICAS DE MODULACION DIGITAL

La separación física entre emisor y receptor implica la existencia de un medio de transmisión por medio del cual viaje la información. Este medio o canal de transmisión puede ser un par de hilos, cable coaxial, guía de onda, el espacio abierto, etc., en los cuales es necesario aprovechar eficazmente la disponibilidad frecuencial o de tiempo que se nos permita.

La modulación permite acoplar las características de la señal viajera al canal de transmisión. Siendo en esencia la mod<u>u</u> lación una técnica por la cual se procesa una señal variando sus características conforme a datos suministrados, obtiene dos objet<u>i</u> vos fundamentalmente: 1) mayor eficiencia en la radiación de información debido al traslado en frecuencia de la señal modulante a la de portadora, 2) mejor aprovechamiento del espectro de transm<u>i</u> sión por medio de una buena distribución de frecuencias portadoras. En particular, la transmisión digital vía portadora es muy semeja<u>n</u> te a la transmisión analógica, inclusive más simple en algunos casos.

Básicamente existen tres técnicas de modulación digitales; modulación en amplitud (AM), modulación en frecuencia (FM) y modulación en fase (PM). En años recientes sistemas hibridos (AM-PM o APK han recibido gran atención debido a la economía del ancho de banda que se logra. Cada una de estas técnicas posee un buen número de variantes, lo más relevante de ellas será discutida aquí.

## 2.6.1. EL SISTEMA TRANSMISOR-RECEPTOR

La Fig. 2.6.1.1 muestra un diagrama a bloques del sistema digital de transmisión. La función del transmisor consiste en cod<u>i</u> ficar los datos entrantes, modulación, modelado del pulso y amplific<u>a</u> ción de potencia. El codificador convierte los datos de entrada al receptor (polar, bipolar, etc.) a señales entendibles por el modulador, el cual desarrolla ondas portadoras que son modeladas por la subsecuente red de modelado. Este modelado tiene por objeto suprimir la energía de la señal fuera del ancho de banda del canal asignado. En el receptor otra red de modelado es diseña da para rehacer la forma al pulso transmitido, es decir, para rechazar el ruido y suprimir la interferencia de canales adyacentes. La señal resultante de esta etapa es muestreada a instantes de tiempo apropiados y decisiones en la información son hechas por el demodulador y decodificador. En el receptor referencias de tiempo v frecuencia deben ser tomadas de la señal transmitida. Errores en las referencias recobradas resulta en un funcionamiento no sincronizado en el sistema. La sensitividad de varias formas de modulación y modelado de pulsos a errores en las referencias locales es un factor importante en la selección de un sistema de transmistón.



Fig. 2.6.1.1. Sistema transmisor-receptor por onda portadora.

- 52 -

## 2.6.2. TECNICAS DE MODULACION EN AMPLITUD

Usando esta técnica la señal portadora varía su amplitud de acuerdo a los datos binarios. La técnica digital AM más simple es la DSB o doble banda lateral modulada por una señal binaria. La señal DSB es representada por:

$$f(t) = \frac{A}{2} (1 + m(t)) \cos \omega_c t$$
 (2.6.2.1)  
AM-DSB

Donde m(t) es la señal modulante y  $\omega_c$  es la frecuencia en radianes por segundo.

Dado que la portadora no contiene información, la eficiencia puede ser mejorada por el uso de una variante con DSB portadora suprimida, así:

$$f(t) = A m(t) \cos \omega_c t$$
 (2.6.2.2)  
AM-DSB-SC

La situación cuando  $m(t) = \pm 1$  en la ec. 2.6.2.1 y m(t) = 1,0 en la ec. 2.6.2.2 produce la modulación OOK (on-offkeying) la cual es un tipo de señal que tiene como característica el encendido y apagado en una onda portadora de alta frecuencia. La Fig. 2.6.2.1 ilustra el procedimiento para obtener este tipo de modulación. Si  $m(t) = \pm 1$  en la ec. 2.6.2.2 se obtiene una señal BPSK (binary shift keying), la cual se discutirá al tratar las técnicas de modulación en fase.



Fig. 2.6.2.1. Modulador OOK.

Para rescatar una señal de este tipo, en el receptor se utiliza un detector no-coherente de los llamados de envolvente, cuyo circuito más conocido es el RC usado en los receptores de radio comercial (Fig. 2.6.2.2).



Fig. 2.6.2.2. Detector de envolvente.

2.6.3. TECNICAS DE MODULACION EN FRECUENCIA

La técnica básica de modulación en frecuencia es la FSK (frecuency shift keying) donde la señal binaria b(t) es usada para generar la forma de onda:

$$f(t) = A \cos (\omega_c + \Omega) t$$
 (2.6.3.1)  
FSK

En la cual el signo más o menos se aplica dependiendo si el bit es cero ó 1. La señal transmitida, entonces tiene una frecuencia  $\omega_c - \Omega \circ \omega_c + \Omega$ , siendo  $\Omega$  la desviación de frecuencia angular de la frecuencia portadora  $\omega_c$ . La Fig. 2.6.3.1 muestra la forma de onda obtenida con esta técnica.



Fig. 2.6.3.1. Modulador FSK.

Con esquemas FSK, es práctica común especificar la separación en frecuencias  $\Delta f = \frac{\Omega}{\pi}$ , en términos de un índice de modulación, definido por:

 $\beta = \Delta fT \qquad (2.6.3.2)$ 

donde T es la duración del símbolo (igual al inverso de la rapidez de la fuente binaria b(t)).

Como en otros esquemas de modulación, FSK puede ser detectado de manera coherente como no-coherente. Detección no-coherente puede ser efectuada por dos filtros paso banda seguidos por detectores de envolvente y un dispositivo de decisión. Con esta aproximación la separación de frecuencias debe ser al menos 1/T( $\beta \geq 1$ ) para prevenir significante traslape en la banda de paso de los dos filtros. En cuanto a detección coherente la señal podría ser recobrada multiplicando por dos señales, una con frecuencia  $\omega_c - \Omega$  y otra con frecuencia  $\omega_c + \Omega$ , seguidas de filtros pasa bajas, que una vez restadas sus salidas entregan los valores binarios (Fig. 2.6.3.2).



Fig. 2.6.3.2. Detección coherente en FSK

FSK de fase contínua (CPFSK) es otro esquema de modulación FSK en el cual la fase es obligada a ser constante durante una transición de símbolo, esto es, los cambios abruptos de fase en los instantes de transición de bits, característicos de otras im plementaciones FSK, son evitados. Este detalle de fase resulta en ventajas en la banda espectral de frecuencia así como en mejorada eficiencia por el uso de intervalos de observación mayores de un bit. Con detección coherente, valores de  $\beta$  en las vecindades de 0.7 han mostrado proveer un óptimo funcionamiento para cualquier intervalo de observación. Un caso especial de CPFSK, de gran interés en años recientes, es la técnica MSK (minimum shift keying), a la cual corresponde una  $\beta$  de 0.5, cuya característica principal es la mínima separación en frecuencia de los tonos de señalización, esto se refleja en que hay exactamente medio ciclo de diferencia e<u>n</u> tre el tono de 1 y el tono de 0, según de observa en la Fig. 2.6.3.3.

- 56 -



Fig. 2.6.3.3. Señal MSK

Es importante hacer notar aquí, que generalmente  $f_1$  y  $f_2 >> \frac{1}{T}$ . En algunos sistemas, particularmente subre líneas telefónicas,  $f_1$  y  $f_2 \simeq \frac{1}{T}$ , como es el caso de los sistemas CPFSK.

# 2.6.4. TECNICAS DE MODULACION EN FASE

Esta categoría de modulación angular hace uso de cierta separación en fase de una señal portadora con el fín de representar una serie de bits. Nos hemos referido ya a la técnica básica de modulación en fase BPSK en la sección 2.6.2, lo cual nos dá una idea del tipo de señales que obtendremos al estudiar las señales del tipo Mary-PSK.

PSK ha resultado ser la técnica de modulación más popular para densidades de información intermedias y aplicaciones de gran nivel de trabajo. La popularidad es primariamente debido a dos razones, insensitividad a variaciones de nivel y buena capacidad para evitar transmisión de errores.

- 57 -

La expresión general de una señal M-PSK está dada por:

$$f_{i_{PSK}}(t) = A (\cos(\omega_c t + \phi_i))$$
 (2.6.4.1)

donde A = amplitud de la señal PSK.

 $w_c$  = frecuencia de la portadora en rad/seg.

 $\phi_i$  = fase variable a datos binarios

Desarrollando la ec. anterior,

$$f_{i_{PSK}}(t) = A (\cos \phi_i \cos \omega_c t - \sin \phi_i \sin \omega_c t) (2.6.4.2)$$

Nos damos cuenta que  $\cos\phi_i$  y  $\sin\phi_i$  son constantes sobre un intervalo de señalización, y por tanto representan los coeficientes para expresar  $\cos(\omega_c t + \phi_i)$  como una combinación lineal de las señales  $\cos\omega_c t$  y  $\sin\omega_c t$ .

Es decir:

 $f_{i_{pSK}}(t) = A (C_i \cos \omega_c t + S_i \sin \omega_c t)$  (2.6.4.3)

donde  $C_i = \cos \phi_i$  y  $S_i \approx - \sin \phi_i$ 

Dado que  $\cos \omega_c t$  y  $\sin \omega_c t$  están fuera de fase 90° uno respecto a otro, son ortogonales en un diagrama de fase, y por tanto se dice que están en cuadratura.

En esencia,  $\cos \omega_c t$  y  $\sin \omega_c t$  representan vectores base en un diagrama de fasores bidimensional. La señal coseno se dice está dentro de fase y es conocida como señal I, la señal seno se dice que está fuera de fase y se le denomina señal Q. La tabla 2.6.4.1 muestra los coeficientes en cuadratura  $C_i$  y  $S_i$  necesarios para generar una señal PSK de 2, 4 y 8 fases. En la Fig. 2.6.4.1 se muestra el diagrama de fases de las señales anteriores, donde los puntos que representan a las señales son conocidos como constelación de señales; a un lado aparecen las formas de onda obtenidas para cada intervalo de señalización.

|    |                              | · · · · · · · · · · · · · · · · · · · |                |               |
|----|------------------------------|---------------------------------------|----------------|---------------|
|    | SENAL COMPUESTA              | ° c <sub>i</sub>                      | s <sub>i</sub> | VALOR BINARIO |
| 20 | $Acos(\omega_c t + \pi/2)$   | 0.0                                   | -1.0           | 0             |
|    | Acos( $\omega_{c}t-\pi/2$ )  | 0.0                                   | 1.0            | 1             |
| /  | $A\cos(\omega_c t + \pi/4)$  | 0.707                                 | -0.707         | 01            |
| 4ø | $A\cos(\omega_t+3\pi/4)$     | -0.707                                | -0.707         | 00            |
|    | $A\cos(\omega_c t - 3\pi/4)$ | -0.707                                | 0,707          | 10            |
|    | Acos( $\omega_c t - \pi/4$ ) | 0.707                                 | 0.707          | 11            |
|    | $Acos(\omega_c t + \pi/8)$   | 0.924                                 | -0.383         | . 011         |
|    | $A\cos(\omega_t+3\pi/8)$     | 0.383                                 | ~0.924         | 010           |
|    | Acos(ω_t+5π/8)               | -0.383                                | -0.924         | 000           |
| 8Ø | Acos(w_t+7π/8)               | -0.924                                | -0,383         | 001           |
|    | Acos (ω t-7π/8)              | -0.924                                | 0.383          | 101           |
|    | Acos(ω t-5π/8)               | -0.383                                | 0.924          | 100           |
|    | $A\cos(\omega_c t - 3\pi/8)$ | 0.383                                 | 0.924          | 110           |
|    | $A\cos(\omega_{c}t-\pi/8)$   | 0.924                                 | 0.383          | 111           |
|    | 1 <b>v</b>                   | 1                                     |                |               |

Tabla 2.6.4.1. Coeficientes en cuadratura para PSK de 2, 4 y 8 fases.



Fig. 2.6.4.1. Diagrama fasorial y formas de onda para PSK de 2, 4 y'8 fases.

Un método general para producir la modulación en fase y generar señales Mary-PSK basado en los coeficientes en cuadratura, se muestra en la Fig. 2.6.4.2.



Fig. 2.6.4.2. Modulador Mary-PSK.

#### 2.6.5. TECNICAS DE MODULACION HIBRIDAS

En años recientes la utilización de técnicas híbridas que hacen uso de la combinación de las tres formas de modulación típicas (AM, FM y PM) para representar un tren de datos binarios, ha causado un gran impacto en las redes de telecomunicaciones. La técnica de más utilidad es la conocida como corrimiento de amplitud-fase o APK y cuando es usada en cuadratura se reconoce también como modulación en amplitud por cuadratura QAM. Bajo esta técnica los coeficientes en cuadratura son valuados de modo tal que entregan una fase i y una amplitud multinivel i. De esta forma QAM es bastante semejante a PSK, excepto que se tiene una amplitud o varias para una cierta fase. De acuerdo a las consideraciones anteriores, la señal QAM se puede representar por la siguiente ecuación;

$$f_{iQAM}(t) = A_{i}(\cos(\omega_{c}t + \phi_{i}))$$
 (2.6.5.1)

donde A; = amplitud multinivel i

 $\omega_r$  = frecuencia de la portadora en rad/seg.

 $\phi_i$  = fase variable a datos binarios

Siguiendo un desarrollo algebraico, la ec. anterior resulta:

$$f_{i_{OAM}}(t) = C_{i_{c}} \cos \omega_{c} t + S_{i_{c}} \sin \omega_{c} t$$
 (2.6.5.2)

donde  $C_i = A_i \cos \phi_i y S_i = -A_i \sin \phi_i$ 

Aquí, es útil expresar las siguientes igualdades:

 $A_{i} = \sqrt{C_{i}^{2} + S_{i}^{2}}$ (2.6.5.3)  $\phi_{i} = \arctan\left(\frac{-S_{i}}{C_{i}}\right)$ (2.6.5.4)

De esta forma podemos conocer la expresión para la señal  $f_i(t)$  en base a la constelación de señales indicada en un diagrama de fase dado que son conocidos los coeficientes  $C_i$  y  $S_i$ . En la Figura 2.6.5.1 se muestran los diagramas de fase para una señal Mary-APK con M = 8 y 16 estados.







# 2.8.6. ELEMENTOS DE JUICIO PARA SELECCIONAR UNA TECNICA DE MODULACION

De las anteriores técnicas de modulación, existen factores que favorecen unas sobre otras, la selección se realiza de acuerdo a la aplicación específica. Existen las características espectrales. tal como el ancho de banda requerido para transmitir a una especificada rapidez de transmisión; tal como la extensión a la cual la señal puede interferir con otros canales adyacentes, medida por la atenuación del espectro en potencia de la señal a una distancia es pecificada de la frecuencia central. Otro factor son los efectos de interferencia causados por canales adyacentes que acarrean con ello cierta cantidad de degradación en la señal modulada. El efec to de desvanecimiento (fading) causado por componentes multiruta (la interferencia CW puede representar la señal de la ruta secundaria). El efecto de distorsión por retraso, el cual es causado por el sistema y no por el canal. Finalmente, el costo y complejidad del esquema de modulación debe ser tomado en cuenta.

# 2.7. EFECTO DEL RUIDO EN EL CANAL DE TRANSMISION

Durante la transmisión de información por un canal dado, existen fuentes aleatorias de ruido que tienden a producir perturbaciones indeseables en nuestra señal de información.

Así, definimos al ruido como una señal indeseable sin relación alguna con la señal deseada.

Para un estudio analítico de los efectos del ruido y métodos de solución a este, existen dos figuras de mérito importantes: la probabilidad de error y la capacidad del canal. La primera es un indicador del grado de inseguridad en la señal recibida. La segunda, se refiere a las limitantes físicas del canal, debidas al

- 64 -

ancho de banda y la potencia del ruido, las cuales permiten una velocidad máxima de transmisión para una cierta rapidez de errores.

2.7.1. CARACTERISTICAS DEL RUIDO

De las varias fuentes de ruido que existen, haremos la siguiente clasificación: a) ruido producido por el hombre, b) pe<u>r</u> turbaciones naturales y c) ruido de fluctuación.

El ruido producido por el hombre es aquel que se debe a fenómenos bien conocidos de nuestra vida diaria y que provienen de fuentes tales como contactos defectuosos, artefactos eléctricos, radiación por ignición, alumbrado fluorescente, etc. Tal tipo de ruido puede evitarse eliminando la fuente que lo produce.

El ruido natural errático, el cual es producido por fenómenos de la naturaleza misma, puede proceder de relámpagos, torme<u>n</u> tas eléctricas en la atmósfera, ruido intergaláctico, etc.

El ruido de fluctuación aparece en los sistemas físicos de transmisión tales como elementos resistivos, dispositivos semiconductores, válvulas de vacio, etc. Básicamente existen dos tipos de ruido de fluctuación: el ruido de disparo y el ruido térmico. El primero debido a la emisión aleatoria de electrones en válvulas de vacio y la generación aleatoria, recombinación y difusión de portadores en semiconductores. El segundo se debe al movimiento aleatorio de los electrones libres en medios conductores tales como resistores, y que de una manera u otra se es dependiente de la temperatura.

En cuestión del ruido, es necesario englobar de cierta m<u>a</u> nera todas las fuentes y todos los efectos de ellas en un modelo m<u>a</u> temático único que sirva para iniciar un estudio analítico del problema de la transmisión de errores.

- 65 -

El modelo de ruido que se utiliza es el ruido blanco gaussiano, el cual presenta una densidad espectral de potencia consta<u>n</u> te para todas las bandas de frecuencia y una amplitud que varía de acuerdo a una distribución de probabilidad gaussiana con valor esp<u>e</u> rado igual a cero. Esto es, la amplitud del ruido estará supeditada a la siguiente expresión:

$$f(n) = \frac{1}{\sqrt{2\pi}\sigma} e^{-n^2/2\sigma^2}$$
(2.7.1.1)

donde n(t) es la amplitud del ruido aleatorio y  $\sigma^2$  es la varianza del ruido la cual asumimos conocida.

La Figura 2.7.1.1 muestra un oscilograma típico de ruido en voltaje y su función de densidad probabilística del tipo gaussi<u>a</u> . no.



Fig. 2.7.1,1. Ruido blanco gaussiano. a) oscilograma, b) función de densidad de probabilidad.

- 66 -
## 2.7.2. PROBABILIDAD DE ERROR

Analicemos por separado los tipos de transmisión digital en banda base y por onda portadora.

Para las señales banda base consideremos el caso unipolar mostrado en la Fig. 2.7.2.1 en la cual se hace referencia a un tren de pulsos cuadrados con ruido aditivo del canal superimpuesto. Esta señal de voltaje debe ser detectada por la circuiteria y dar una decisión del nivel enviado.



Fig. 2.7.2.1. Señal unipolar con ruido blanco gaussiano.

El análisis teórico demuestra que la probabilidad de error para una señal unipolar está dada por la siguiente ecuación:

$$P_{e} = \frac{1}{2} \left(1 - erf - \frac{A}{2\sqrt{2}\sigma}\right)$$
 (2.7.2.1)

 $\frac{A}{\sigma}$  = relación amplitud de señal a ruido r.m.s. erf x = función de error. La función de error a la que hace referencia esta ecuación, se encuentra tabulada en manuales de matemáticas.

La probabilidad de error se encuentra graficada para varios valores de  $\frac{A}{\sigma}$  en la Fig. 2.7.2.2.



Fig. 2.7.2.2. Probabilidad de error para una señal unipolar.

Dado que es conveniente hablar en términos de relaciones de potencia, resultados que se basan en una ecuación semejante a la anterior, han llevado a obtener curvas como las que se indican en la Fig. 2.7.2.3 para el caso de señales polares y bipolares también (pulso<sup>+</sup> = 1, pulso<sup>-</sup> = 0; pulso<sup>+,-</sup> = 1, no pulso = 0, respectivamente).

En los códigos de línea asumidos hasta ahora, dos niveles de señalización (binarios) han sido usados. En aplicaciones donde el ancho de banda es limitado y rapidez de datos más altos son re-



Fig. 2.7.2.3. Probabilidad de error para señales unipolar, polar y bipolar.

69 -

queridos, el número de niveles puede ser incrementado manteniendo la misma rapidez de señalización. La rapidez de datos es obtenida de la siguiente manera:

 $R = (1/T) \log_2 L \qquad (2.7.2.2)$ 

donde

L = número de niveles

T = intervalo de señalización

Para este caso, la probabilidad de error está dada por:

$$P_{e} = \frac{1}{\log_{2} L} \left(\frac{L-1}{L}\right) \text{ erfc } (z) \qquad (2.7.2.3)$$
$$z = \frac{\left(\frac{\log_{2} L}{L-1}\right)^{1/2}}{\left(\frac{E_{b}}{N_{0}}\right)^{1/2}}$$

donde

 $\frac{E_b}{N_0} = relación energía por bit a densidad de potencia del ruido. (especificada sobre un lado de la banda espectral)$ 

erfc = 1-erf = function de error complementaria.

 $E_{\underline{b}}$  está relacionada a la relación en potencia señal a ruido por:

$$\frac{S}{N} = 2 \frac{E_b}{N_0} \log_2 L$$
 (2.7.2.4)

Las gráficas de P<sub>e</sub> para señales multinivel se muestran en la Fig. 2.7.2.4.

Pasemos al caso de las señales moduladas en onda portado-

ra,





- 71 -

Para este tipo de señales, las gráficas de P<sub>e</sub> en función de C/N para los modems más frecuentemente usados, son mostrados en la Fig. 2.7.2.5. C/N representa la relación de la potencia media de la portadora a la potencia media del ruido.

2.7.3. CAPACIDAD DEL CANAL

Todo sistema o canal de transmisión es capaz de transmitir determinada cantidad de información por unidad de tiempo. Esto se conoce como capacidad del canal y se expresa en bits/seg.

Las limitantes a la cantidad de información, son el ancho de banda permitido y la potencia de la señal de ruido.

En 1949 Shannon desarrolló una fórmula que permite expresar la relación existente entre los factores anteriores considera<u>n</u> do un canal de transmisión con ruido blanco gaussiano, la cual está dada por:

(2.7.3.1)

$$C = W \log_2 \left(1 + \frac{S}{N}\right)$$

donde

C = capacidad del canal

W = ancho de banda

 $\frac{S}{N}$  = relación en potencia señal a ruido.

Esta ecuación indica que es posible realizar un compromiso entre el ancho de banda y la potencia de la señal transmitida. Así, por un incremento lineal del primero debemos tener un decreme<u>n</u> to exponencial del segundo y viceversa.



Fig. 2.7.2.5. Probabilidad de error en transmisión de señales por onda portadora.

- 73 -

La Fig. 2.7.3.1 muestra el comportamiento de la ec. 2.7.3.1 en función de W. Obsérvese que la capacidad del canal se satura cuando el ancho de banda se incrementa fuertemente;  $\frac{n_0}{2}$  es la densidad de potencia del ruido (especificadas sobre los dos lados de la banda espectral.



Fig. 2.7.3.1. Capacidad del canal de transmisión.

La ley de Shannon establece además que, si la rapidez de transmisión es menor que la capacidad del canal, la rapidez de error tiende a ser cero; mientras que si la transmisión es más veloz que la capacidad del canal, los errores se incrementan rápidamente.

Dado que Shannon desarrollo su ecuación sin considerar un sistema de comunicación específico, es conveniente conocer la ecuación particular que se ha desarrollado para PCM. Se ha encontrado (1) que la capacidad del canal para este tipo de modulación está d<u>a</u> da por:

$$C = W \log_2 \left(1 + \frac{12}{K^2} \frac{S}{N}\right)$$
 (2.7.3.2)

- 74 -

donde K representa el número de veces que la separación entre niveles supera al valor r.m.s. del ruido ( $\frac{A}{\alpha}$  en la Fig. 2.7.2.2).

De esta ecuación se observa el factor  $\frac{K^2}{12}$  e indica el número de veces en potencia que hay que aplicar a la señal enviada para que esta tenga la misma capacidad de canal expresada por la ley de Shannon.

Asi, para una probabilidad de error de 10<sup>-6</sup>, obtenemos refiriéndonos a la Fig. 2.7.2.2 un valor de K = 9.44 por lo que se requiere 7.4 veces la potencia en la señal PCM que la requerida para un canal de Shannon.

2.8. DISPOSITIVOS ELECTRONICOS PARA EL PROCESO DE PCM.

El desarrollo teórico del PCM data de los años 30's, y no es sino hasta años recientes que el avance tecnológico ha permitido la implementación física de tal sistema.

Circuitos integrados de alta escala de integración (VLSI) que realizan el proceso de conversión del mundo analógico al digital y viceversa, se han desarrollado en base a configuraciones combinadas de elementos discretos y circuitos de baja y mediana escala de integración. Es conveniente analizar la idea en la cual se fundamentan estos circuitos con el fín de establecer los elementos de juicio para una buena selección que por velocidad, precisión o economía se pudiera requerir.

De inmediato se observa la necesidad de analizar las ventajas y desventajas de los siguientes dispositivos: a) el muestre<u>a</u> dor/retenedor, b) convertidores A/D, c) convertidores D/A y d) el filtro paso-bajas. 2.8.1. EL MUESTREADOR/RETENEDOR

Un circuito muestreador/retenedor sigue una señal analógíca, y cuando es dirigido por un comando digital externo, congela su salida al valor instantáneo de la entrada.

La entrada de control es operada por niveles lógicos standard, usualmente compatible con TTL. Un 1 lógico es el comando de muestreo y un O lógico es el comando de sostenimiento.

Las señales presentes en un M/R así como su interacción se muestran en la Fig. 2.8.1.1.



Fig. 2.8.1.1. Señales en un circuito M/R.

Este dispositivo que en sí es una memoria analógica, puede ser implementado siguiendo el principio mostrado por el circuito de la Fig. 2.8.1.2.



Fig. 2.8.1.2. Circuito M/R básico.

En este circuito, la entrada analógica, la cual presenta una resistencia interna  $R_{in}$ , transmite su valor toda vez que el switch S1 se encuentra cerrado. El tiempo requerido para seguir la huella de la señal depende de la constante de tiempo RC. Cuando S1 se abre, el capacitor congela el valor instantáneo que se tenía en el instante antes de la apertura.

Un circuito práctico que elimina la dependencia a la  $R_{in}$ , al mismo tiempo que proporciona la alta resistencia que debe presentar al capacitor para evitar que se descargue, es el formado por las configuraciones en seguidor de dos amplificadores operacionales en serie con un switch analógico de tecnología MOS (metal oxide semiconductor) (Fig. 2.8.1.3); este circuito presenta dos características típicas en el grueso de los M/R, como son la ganancia un<u>i</u> taria y la no inversión del voltaje de entrada.

- 77 -



Fig. 2.8.1.3. Circuito práctico de un M/R.

2.8.2. CONVERTIDORES A/D.

Estos dispositivos convierten los valores continuos de voltaje a un conjunto de valores binarios que expresan esa cantidad.

Una gran variedad de A/D's han sido desarrollados para satisfacer una amplia necesidad de requerimientos. En algunas aplicaciones los parámetros dominantes son la estabilidad y precisión de conversión, en otros la rapidez de conversión es de mayor interés, sin olvidar por supuesto el aspecto económico.

Los convertidores analógico-digital que analizaremos están basados en la comparación discreta de voltaje: A/D rampa, A/D por aproximaciones sucesivas y A/D instantáneo.

2.8.2.1. A/D RAMPA.

La Fig. 2.3.2.1.a muestra los elementos que forman este dispositivo. Incorpora la retroalimentación un contador binario y un D/A.

El proceso de conversión empieza con un pulso de reset al contador en t<sub>o</sub> lo que produce un voltaje analógico 0 V a la salida del D/A. El contador se incrementa al recibir señales de reloj al través de la compuerta AND. El decodificador D/A es esclavo del contador, de manera que cuando la cuenta sube, el voltaje analógico de salida del decodificador D/A, V<sub>f</sub>, incrementa (Fig. 2.8.2.1.b). Cuando V<sub>f</sub> es ligeramente superior al voltaje analógico de entrada al dispositivo, el comparador cambia de estado inhibiendo la compuerta AND y con ello el conteo de pulsos. En este instante, la palabra digital en paralelo a la salida del contador, es el equivalente binario al voltaje analógico por convertir.

Para un voltaje analógico de entrada con valor a plena escala, el contador requiere un tiempo de conversión de  $2^n$  - 1 periodos de reloj, lo que hace que este convertidor sea relativamente lento.

#### 2.8.2.2. A/D POR APROXIMACIONES SUCESIVAS

Los componentes para este A/D se muestran en la Fig. 2.8.2.2.a, es bastante similar al A/D rampa excepto por la adición de un registro de corrimiento y un programador lógico, lo cual permite al circuito asignar un peso a los escalones durante el tiem po de conversión.

La operación de este convertidor está basado en n sucesivas comparaciones entre la entrada analógica  $V_{in}$  y el voltaje retroalimentado  $V_f$ . La primera comparación determina si  $V_{in}$  es mayor o menor que 1/2  $V_{max}$ , donde  $V_{max}$  es la máxima entrada posible al A/D. El siguiente paso determina en cual cuarto de rango  $V_{in}$  es encontrado; cada paso sucesivo acota el rango del posible resultado por un factor de 2, de manera que para una resolución con 8 bits, se tendría una señal  $V_f$  como la de la Fig. 2.8.2.2.b.

La ventaja de este dispositivo estriba en que se necesi-



(



Fig. 2.8.2.1. Convertidor A/D rampa a) diagrama a bloques b) voltaje de entrada y retroalimentado.

- 80 -

REGISTRO DE CORRIMIENTO CLOCK n bits PROGRAMADOR START REGISTRO ALMACEN LOGICO n bits 11 . -2 Vin COMPARADOR ) ア Pit I ٧<sub>f</sub> CONVERTIDOR DIGITAL ANALOGICO





Fig. 2.8.2.2. Convertidor A/D por aproximaciones sucesivas a) diagrama a bloques.

b) voltaje de entrada y retroalimentado.

- 81 -

tan n pasos de comparación para conversión a una palabra de n bits.

#### 2.8.2.3. A/D INSTANTANEO

Convertidores de este tipo utilizan un comparador analógico con un voltaje de referencia fija en cada una de sus entradas para cada nivel de cuantización en la palabra digital, de cero a plena escala (Fig. 2.8.2.3). La entrada analógica es conectada a cada una de las otras entradas del comparador. Las salidas de esos comparadores comandan la lógica del codificador para generar la palabra equivalente digital.

La rapidez de conversión para este tipo de convertidor es extremadamente veloz ya que la conversión es completada en un solo paso. Sin embargo el convertidor instantáneo tiene la gran desventaja de requerir  $2^n$  - 1 comparadores, en adición, la lógica codificadora se incrementa proporcionalmente. Por lo anterior este A/D resulta prohibitivo en cuanto al costo se refiere.

2.8.3. CONVERTIDORES D/A.

La información digital que se presenta a un convertidor digital/analógico debe ser transformada a un nivel de voltaje analógico proporcional.

Los convertidores D/A generalmente consisten de 3 eleme<u>n</u> tos básicamente: a) una red resistiva, b) un medio de switcheo y c) uno o dos voltajes de referencia/fuentes de corriente.

De estos tipos de D/A analizaremos los siguiente: el R - 2R, R's - ponderadas, y por fuentes de corriente.



Fig. 2.8.2.3. Convertidor A/D instantáneo

2.8.3.1. EL D/A R-2R.

Este circuito utiliza únicamente dos valores de resistores, R y 2R, como se muestra en la Fig. 2.8.3.1. La resistencia de salida R<sub>o</sub> de esta malla es R; esto se observa aplicando el teorema de Thevenin entre los puntos de conexión a la carga.

Ejecutando el análisis de la red suponiendo un  $D_i = 1$  para cada bit y los restantes en el estado cero, se encuentra que el voltaje de salida sin carga es:

$$V_{0} = (\frac{1}{2} D_{1} + \frac{1}{4} D_{2} + \frac{1}{8} D_{3} + \dots + \frac{1}{2^{n}}) V_{R}$$
 (2.8.3.1)

- El primer término en la ec. 2.8.3.1 está asociado al bit más significativo y el último al bit menos significativo.

84 -



Fig. 2.8.3.1. Convertidor D/A R-2R

El voltaje de salida a plena escala se calcula conside-  $\sim$  rando los D\_1 = 1 + i  $\epsilon$  n.

$$V_{pe} = \frac{n}{\sum_{i=1}^{n} \frac{1}{2^{i}}} V_{R}$$
$$V_{pe} = \frac{2^{n} - 1}{2^{n}} V_{R}$$

(2.8.3.2)

Esta ecuación es necesaria cuando se requiere conocer el voltaje de referencia necesario para proveer el swing máximo del D/A.

La principal ventaja de esta red es que todos los resistores son de valor R y 2R lo cual es bastante útil ya que es posible encontrar resistores dobles standard en la lista del fabricante con coeficientes de temperatura lo suficientemente acoplados en tre sí.

# 2.8.3.2. EL D/A R'S - PONDERADAS

En esta configuración, el valor de cada resistor está pon derado inversamente proporcional al peso del bit particular que se decodifica (Fig. 2.8.3.2).

Pelobre digitai: S MSB-

LSB



Fig. 2.8.3.2. Convertidor D/A R's ponderadas

La resistencia de salida para una palabra de n bits se calcula considerando todos los resistores en paralelo:

$$\frac{1}{R_0} = \frac{1}{R} + \frac{1}{2R} + \dots + \frac{1}{2^{n-1}R}$$

luego

$$R_{o} = \frac{2^{n-1}}{2^{n}-1} R \qquad (2.8.3.3)$$

Haciendo D<sub>i</sub> = 1 y D<sub>j</sub> = 0  $\not\rightarrow$  j  $\neq$  i, se obtiene que el voltaje de salida sin carga es:

$$V_{0} = \frac{2^{n-1}}{2^{n}-1} \left( D_{1} + \frac{1}{2} D_{2} + \frac{1}{4} D_{3} + \cdots + \frac{1}{2^{n-1}} D_{n} \right) V_{R} \quad (2.8.3.4)$$

El voltaje a plena escala entrega un resultado significativo, es igual al máximo swing de salida.

$$v_{pe} = \frac{2^{n-1}}{2^{n}-1} \quad \stackrel{''}{\underset{i=1}{\Sigma}} \quad \frac{1}{2^{i-1}} v_{R}$$

$$v_{pe} = v_{R} \quad (2.8.3.5)$$

La ventaja de este circuito estriba en que la corriente entregada por el voltaje de referencia para cada bit es inversame<u>n</u> te proporcional al valor del resistor correspondiente, es decir, un bit más significativo requiere más corriente que los demás men<u>o</u> res en significancia. Por otro lado este D/A no se recomienda para aplicaciones de precisión dada la divergencia entre los coeficientes de temperatura para resistores distintos encontrados en el mercado.

### 2.8.3.3. EL D/A POR FUENTES DE CORRIENTE

Esta configuración utiliza fuentes de corriente con valores ponderados entre bit y bit, seguidas por un sumidero de corriente (Fig. 2.8.3.3).

Considerando a las fuentes de corriente con impedancia de salida infinita y aplicando el teorema de superposición:

$$V_{01} = R_1 \frac{1}{2^{n}-1} I D_1 + R_1 \frac{2}{2^{n}-1} I D_2 + \dots + R_1 \frac{2^{n-1}}{2^{n}-1} I D_n$$
$$V_{01} = \frac{R_1 I}{2^{n}-1} \sum_{i=1}^{n} 2^{i-1} D_i ; D_i = 0, 1 \qquad (2.8.3.6)$$

El voltaje a plena escala es

Polobra digital :

MSB --- LSB



# Fig. 2.8.3.3. Convertidor D/A por fuentes de corriente

$$V_{pe} = \frac{R_{1} I}{2^{n} - 1} \sum_{i=1}^{n} 2^{i-1}$$

$$V_{pe} = R_{1} I$$

# (2.8.3.7)

Las fuentes de corriente son fáciles de realizar utilizan do transistores debidamente alimentados en la base y cuyos parámetros estén lo suficientemente cercanos entre sí. Sin embargo, limitantes en precisión existen dada la corriente de fuga en el caso del estado de los bits en cero, sobre todo a elevadas temperaturas. Por lo tanto esta configuración es conveniente para sistemas de con versión de mediana precisión y gran velocidad.

88 -

2.8.4. FILTROS PASO-BAJAS.

Estos tipos de filtros permiten el paso a los componentes espectrales de frecuencia de una señal que sean menores a una frecuencia de corte  $\omega_c$ , atenuando aquellas que se encuentren fuera de este rango.

Este filtro tiene aplicación en el PCM tanto en la transmisión como en la recepción. Para el primer caso, se requiere para forzar a la señal de información a ser limitada en banda; en el segundo caso se utiliza para alisar la salida cuantizada del D/A.

Estos dispositivos pueden ser implementados a base de cir cuitos pasivos o activos de p-orden, donde el orden indica la capacidad de rapidez de atenuación para frecuencias fuera de la banda.

Dadas las ventajas de los filtros activos sobre los pasivos, se analizará un tipo de estos, el VCVS. 2.8.4.1. FILTRO ACTIVO PB-VCVS.

El filtro activo paso bajas VCVS (voltaje controlledvoltage source) utiliza una malla pasiva y una etapa amplificadora; se aplica retroalimentación entre las dos etapas (Fig. 2.8.4.1).



Fig. 2.8.4.1. Filtro activo paso - bajas VCVS

Su función de transferencia en base a la variable compleja s, está dada por:

$$\frac{V_{0}(s)}{V_{1n}(s)} = \frac{\frac{1}{R_{1}R_{2}C_{1}C_{2}}}{s^{2} + (\frac{1}{R_{2}C_{1}} + \frac{1}{R_{1}C_{1}} + \frac{1-K}{R_{2}C_{2}})s + \frac{1}{R_{1}R_{2}C_{1}C_{2}}}$$
(2.8.4.1)

donde K = ganancia de la etapa amplificadora.

La ec. 2.8.4.1 se puede indicar como:

$$\frac{V_{0}(s)}{V_{1n}(s)} = \frac{\omega_{0}^{2}}{s^{2} + 2\zeta \omega_{0} s + \omega_{0}^{2}}$$
(2.8.4.2)

$$\omega_{0} = \sqrt{\frac{\kappa}{R_{1}R_{2}C_{1}C_{2}}}$$
(2.8.4.2.a)

$$2 \zeta \omega_{0} = \left(\frac{1}{R_{2}C_{1}} + \frac{1}{R_{1}C_{1}} + \frac{1-K}{R_{2}C_{2}}\right) \qquad (2.8.4.2.b)$$

La respuesta en frecuencia del filtro paso bajas se obtiene haciendo s = j $\omega$ , de donde:

$$H(\omega) = \frac{1}{1 + j 2 \zeta \omega/\omega_0 - (\omega/\omega_0)^2}$$
(2.8.4.3)

donde:  $\omega_n$  = frecuencia de ocurrencia del doble polo.

 $\zeta$  = razón de amortiguamiento.

La Fig. 2.8.4.2 muestra la representación de Bode para la ec. 2.8.4.3 con los diagramas de magnitud y fase, para distintos valores de  $\zeta$ .

A partir del valor que tome la razón de amortiguamiento  $\zeta$ , es posible obtener los filtros de 2° órden Bessel, Butterworth y Chebyshev. La tabla 2.8.4.1 indica los valores de  $\zeta$  para el diseño de estos filtros, así como el sobrenivel que se obtiene.



FRECUENCIA NORMALIZADA w/wo

| Fig. | 2.8.4.2. | Representación | de | Bode | nara | e]  | filtro  | activo | PR. |
|------|----------|----------------|----|------|------|-----|---------|--------|-----|
| riy. | 2.0.4.2. | Representation | uc | Done | ματα | C I | 1111110 | acc140 |     |

| FILTRO PB 2° ORDEN      | ζ      |
|-------------------------|--------|
| Bessel                  | 0.8659 |
| Butterworth             | 0.7072 |
| Chebyshev (0.1 dB pico) | 0.6516 |
| Chebyshev (0.25dB pico) | 0.6179 |
| Chebyshev (0.5 dB pico) | 0.5789 |
| Chebyshev (1.0 dB pico) | 0.5228 |
| Chebyshev (2.0 dB pico) | 0.4431 |
| Chebyshev (3.0 dB pico) | 0.3833 |
|                         |        |

Tabla 2.8.4.1. Tipos de filtros en función de 5

- 91 -

#### BIELIOGRAFIA

- M. Schwartz, Information Transmission, Modulation and Noise, Mc Graw Hill, 3a. Ed., 1981.
- (2) B. P. Lathi, Introducción a la Teoría y Sistemas de Comunicación, Limusa, 1a. Ed. 1978.
- (3) A. Gersho, Principles of Quantization, IEEE Transactions on Circuits and Systems, Vol. CAS-25, Núm. 7, Jul. 1978. pp. 427-436.
- (4) J. Martin, Future Developments in Telecommunications, Prentice Hall, 2a. Ed., 1977.
- (5) J. B. O'Neal Jr., Waveform Encoding of Voiceband Data Signals, Proceedings of the IEEE, Vol. 68, Núm. 2, Feb. 1980.
- (6) J. B. O'Neal Jr. y R. W. Stroh, Differential PCM for Speech and Data Signals, IEEE Transactions on Communications, Vol COM-20, Núm.5, Oct. 1972.
- (7) T. N. Saadawi, Delta Modulation Techniques and Devices, Innovations in Telecommunications, Part A, Academic Press, 1982, pp. 173-213.
- (8) J. Bellamy, Digital Telephony, John Wiley & Sons, 1982.
- (9) K. Feher, Digital Communications, Prentice Hall Inc., 1981.
- (10) J. D. Oetting, A Comparison of Modulation Techniques for Digital Radio, IEEE Transactions on Communications, Vol. COM-27, Núm. 12, Dic. 1979, pp. 1752-1762.
- (11) D. F. Hoeschele Jr., Digital to Analog Conversion Techniques. John Wiley & Sons, 1968.
- (12) L. P. Huelsman y J. V. Wait, Introduction to Operational Amplifier Theory and Applications, Mc Graw Hill, 1975.

- (13) M. Kaufman, Handbook of Operational Amplifier Circuit Design, Mc Graw Hill, 1976.
- (14) E. R. Hnatek, A User's Handbook of D/A and A/D Converters, John Wiley & Sons, 1976.

- 93 -

## CAPITULO III

# CONDICIONES DE DISEÑO

En este capítulo se diseña un sistema digital PCM para un canal de voz, sin embargo es posible también su uso para equipos de instrumentación en los que sea necesario codificar o decodificar s<u>e</u> ñales analógicas dentro de la banda natural a ella (300 - 3400 Hz).

Dado que se requiere observar la señal de información y de control durante todos los pasos de conversión, haremos uso de circuitos integrados que realizan funciones específicas, a sabiendas no obstante, de que se pueden emplear dispositivos codificadores y decodificadores de voz ya existentes en el mercado (codec's).

La utilización de bloques funcionales tiene la ventaja de proporcionar las bases teórico-prácticas para el diseño de cualquier sistema PCM, independiente del ancho de banda de la señal analógica, el número de bits, etc.

Para el diseño haremos uso de la teoría del capítulo dos. Se incluye un apéndice al final de esta tesis referente a información del fabricante de los dispositivos seleccionados.

3.1. EL RELOJ

Aplicanco el teorema de muestreo de Nyquist para una señal de voz, requerimos 8000 muestras/seg. El convertidor A/D requiere 50 ciclos de reloj para una conversión. Por lo que  $f_{ck} = 8000 \times 50$ = 400 Khz. Seleccionamos el Timer LM555 como generador de pulsos, con un ciclo de trabajo del 50%.

Del manual se tiene la siguiente configuración:



Fig. 3.1.1. Timer LM555, C.T. 50%.

Para el voltaje de salida alto:

$$t_1 = 0.693 R_A C$$
 (3.1.1)

Para el voltaje de salida bajo:

$$t_2 = (R_A R_B / (R_A + R_B)) C \ln \frac{R_B - 2R_A}{2R_B - R_A}$$
 (3.1.2)

$$R_B < \frac{1}{2} R_A$$

Así,

$$T = \frac{1}{400 \times 10^3} = 2.5 \times 10^{-6} \text{ seg.}$$

$$t_1 = t_2 = 1.25 \times 10^{-6} \text{ seg.}$$

de la ec. 3.1.1,

$$R_{A} = \frac{t_{1}}{0.693C}$$

fijando C = 180 pfd.

$$R_{A} = \frac{1.25 \times 10^{-6}}{0.693 (180 \times 10^{-12})} = 10.020 \text{ K}\Omega$$

de la ec. 3.1.1 y ec. 3.1.2,

$$(R_A R_B / (R_A + R_B))$$
 ln  $(\frac{R_B - 2R_A}{2R_B - R_A}) = 0.693 R_A$  (3.1.3)

$$\frac{R_{B}^{2} - 2R_{A}}{2R_{B}^{2} - R_{A}^{2}} = e^{0.693} (R_{A}^{2}/R_{B}^{2} + 1)$$

 $R_{B} (1 - 2 e^{0.693(R_{A}/R_{B} + 1)}) = \frac{R_{A}}{2}(4 - 2 e^{0.693(R_{A}/R_{B} + 1)})$ 

Para cumplir la restricción de oscilación, proponemos una K, tal que:

$$R_{B} = K \left(\frac{R_{A}}{2}\right) \quad 0.0 < K < 1.0$$
 (3.1.4)

así,

$$R_{B}(1-2 e^{0.693(2/K + 1)}) = \frac{R_{B}}{K} (4-2 e^{0.693(2/K + 1)})$$

La K debe cumplir entonces:

 $(K - 4) - e^{0.693(2/K + 1)}$  (2K - 2) = 0 (3.1.5)

Utilizando una computadora programable, la solución de la ec. 3.1.5 es:

K = 0.8466

luego, sustituyendo este resultado en la ec. 3.1.4,

 $R_{B} = 0.8466 \left(\frac{10.020}{2}\right)$ 

 $R_{\rm R}$  = 4.241 KΩ

3.2. EL M/R

Este dispositivo se construye utilizando una versión modificada de la configuración de la Fig. 2.8.1.3, (Fig. 3.2.1). Se le ha agregado una malla divisora de 5 a la entrada para permitir excu<u>r</u> siones de 0 a 5 volts, para que de esta manera el switch analógico seleccionado (CD4016BC) siga variaciones de 0 a 1 volt únicamente, según especificaciones del manual. Para compensar la atenuación de la primera etapa, a la salida una etapa amplificadora de 5 se le ha agregado al circuito.



Fig. 3.2.1. El M/R.

 $C = 0.22 \ \mu F (manual)$ 

Para la malla divisora:

$$V_{1} = V_{in} \frac{R_{2}}{R_{1} + R_{2}}; R_{2} = \frac{V_{1}}{V_{in}} (R_{1} + R_{2})$$

$$R_{2} = \frac{\frac{V_{1}}{V_{in}} R_{1}}{1 - \frac{V_{1}}{V_{in}}}; R_{2} = \frac{V_{1}R_{1}}{V_{in} - V_{1}}$$

$$R_2 = \frac{1.0(68)}{5-1.0} = 17 \text{ K}\Omega$$
Para la etapa de ganancia:  

$$G = 1 + \frac{R_4}{R_3}$$

$$\frac{R_4}{R_3} = 4$$
fijando  $R_4 = 68 \text{K}\Omega$ 

fijando R, =  $68 \text{ K}\Omega$ 

 $R_3 = \frac{68}{4} = 17 K_{\Omega}$ 

3.3. LA SINCRONIA ENTRE EL M/R Y EL A/D.

De los convertidores A/D se selecciona el ADCO800 de 8 bits, tecnología MOS, conversión por aproximaciones sucesivas y salidas latcheadas.

Ya se mencionó que este A/D requiere 50 pulsos de reloj aproximadamente por conversión: 40 pulsos según especificación + 4 pulsos para estabilización + 6 pulsos de guarda.

El comando para inicio de conversión del A/D requiere de un pulso de reloj. Debemos enviar también la señal de control para muestreo al M/R. Es decir, debe existir sincronía entre el M/R y el A/D, de forma que cuando el M/R esté en la situación de seguidor, el A/D se encuentre inactivo, y cuando el M/R se encuentre en la situación de sostenimiento, el A/D convierta a una palabra digital el voltaje analógico que permanece constante a su entrada. Así, son deseables los pulsos de sincronía que se muestran en la Fig. 3.3.1.



Fig. 3.3.1. Pulsos de sincronía entre el M/R y el A/D.

Para lograr esto se requiere de un contador a 50 y de un dispositivo de retraso a base de flip - flop's (Fig. 3.3.2).

Se utilizan dos contadores de pulsos en cascada, el primero contando 8 pulsos de reloj, y el segundo 6 pulsos del primer contador. El circuito de retraso se logra con dos flip - flip's tipo D, el primero controlado por el "preset" para asegurar que el pulso destinado al muestreo se capture, cosa que no podríamos asegurar si se utilizará un solo flip - flop.

Una vez que el convertidor A/D ha terminado una conversión la palabra digital se graba en el latch de salida y no es sino hasta otro fin de conversión que se cambia por otra nueva palabra digital. Se requiere de circuitos inversores a la salida del conve<u>r</u> tidor A/D ya que ésta es complementaria, si es que se desea acoplar a un D/A con lógica positiva.



Fig. 3.3.2. Circuito de sincronia y el A/D,

### 3.4. LA CONVERSION PARALELO-SERIE-PARALELO

La palabra binaria en paralelo presente a la salida del A/D requiere ser transformada a un tren de pulsos o sea expresaria en PCM, de forma que pueda transmitirse a dos hilos. Se deja el diseño con la base de que se puede conectar a un sistema multiplex de 6 canales. Para recuperar el tren de bits, hacemos un proceso inverso, es decir la conversión serie-paralelo.

Un dispositivo especialista en estas conversiones, es el registro de corrimiento universal SN74198. Los comandos se aplican a dos patas SO y S1; en nuestro caso utilizaremos los siguientes:

| S0 | S1 | $q_A q_B q_C \dots q_H$ |
|----|----|-------------------------|
| 0  | 0  | Vltimo estado           |
| 1  | 0  | Corrimiento a derecha   |
| 1  | 1  | Cargado                 |

funciones que se realizan en la transición de subida del reloj.

El circuito que se propone se muestra en la Fig. 3.4.1 así como el diagrama de tiempo para los puntos de interés.

Coincidentemente, el conexionado para el flip-flop de la izquierda en la Fig. 3.4.1 se asemeja a uno de los que se tienen en la Fig. 3.3.2, por lo que utilizaremos de aquel las salidas Q y  $\bar{0}$ .






- 103 -

### 3.5. EL CONVERTIDOR D/A

Se selecciona el D/A MC1408, entrada digital 8 bits, malla R - 2R con switcheo de corriente.

Del manual se tiene la siguiente configuración:



Fig. 3.5.1. El convertidor D/A.

Donde:

$$V_{0} = V_{\text{REF}} \frac{R_{0}}{R_{14}} \left(\frac{A_{1}}{2} + \frac{A_{2}}{4} + \frac{A_{3}}{8} + \frac{A_{4}}{16} + \frac{A_{5}}{32} + \frac{A_{6}}{64} + \frac{A_{7}}{128} + \frac{A_{8}}{256}\right)$$
(3.5.1)

Fijando:

 $V_{cc} = V_{REF} = 5.0$  Volts  $V_{EE} = -10$  Volts  $R_{15} = R_0 = 5.6$  K $\Omega$ 

Deseamos V<sub>o máx</sub> = 5 volts

luego,

$$R_{14}$$
 = potenciometro de 10 K $\Omega$ 

3.6. EL FILTRO PASO BAJAS

Utilicemos la configuración de la Fig. 2.8.4.1 del capítulo anterior y diseñemos un filtro Butterworth paso bajas de ganancia unitaria (Fig. 3.6.1).

Aplicando las ecuaciones teóricas de la sección 2.8.4.1 con K = 1,

$$\frac{V_{0}(s)}{V_{1n}(s)} = \frac{\frac{1}{R_{1}R_{2}C_{1}C_{2}}}{s^{2} + (\frac{1}{R_{2}C_{1}} + \frac{1}{R_{1}C_{1}}) + \frac{1}{R_{1}R_{2}C_{1}C_{2}}}$$

$$\frac{V_{0}(s)}{V_{1n}(s)} = \frac{w_{0}^{2}}{s^{2} + 2\zeta w_{0} s + w_{0}^{2}}$$

(3.6.2)

(3.6.1)

(3.6.2.a)  $\overline{\sqrt{R_1 R_2 C_1 C_2}}$ 

$$2 \zeta w_0 = \left(\frac{1}{R_2 C_1} + \frac{1}{R_1 C_1}\right)$$

(3.6.2.b)



Fig. 3.6.1. Filtro activo paso bajas de ganancia unitaria.

Diseño:

 $C_1 = C; C_2 = \frac{C}{M}; M = 10$   $C = 4700 \text{ pfd}; C_2 = \frac{4700}{10} = 470 \text{ pfd}$  $\omega_0 = 2\pi f_{\text{corte}} = 2\pi (2400) = 21362.82 \text{ rad/seg}.$ 

de la ec. 3.6.2.a,

$$R_1 = \frac{M}{R_2 \omega_0^2 C^2}$$

(3.6.3)

sust. en ec. 3.6.2.b  

$$2 \zeta \omega_{0} = \frac{1}{R_{2}C} + \frac{R_{2}\omega_{0}^{2}C}{M}$$

$$2 \zeta \omega_{0}R_{2}C = 1 + \frac{R_{2}^{2}\omega_{0}^{2}C^{2}}{M}$$

$$2 \zeta \omega_{0}R_{2}C \left(\frac{M}{\omega_{0}^{2}C^{2}}\right) = \frac{M}{\omega_{0}^{2}C^{2}} + R_{2}^{2}$$

$$R_{2}^{2} - \frac{2\zeta M}{\omega_{0}C}R_{2} + \frac{M}{\omega_{0}^{2}C^{2}} = 0$$

resolviendo esta ecuación cuadrática,

$$R_{2} = \frac{\frac{2 \zeta M}{\omega_{0}C} \pm \sqrt{\left(\frac{2 \zeta M}{\omega_{0}C}\right)^{2} - 4 \left(\frac{M}{\omega_{0}^{2}C^{2}}\right)}}{2}$$
$$R_{2} = \frac{\zeta M}{\omega_{0}C} \pm \sqrt{\left(\frac{\zeta M}{\omega_{0}C}\right)^{2} - \frac{M}{\omega_{0}^{2}C^{2}}}$$

tomando el signo positivo de la raíz,

$$R_2 = \frac{1}{\omega_0 C} (\zeta M + \sqrt{(\zeta M)^2 - M})$$
(3.6.4)

De la tabla 2.8.4.1 para un filtro P. B. Butterworth,  $\zeta = 0.7072$ . Sust. valores en ec. 3.6.4,

$$R_{2} = \frac{1}{(21362.83)(4700\times10^{-12})} ((0.7072)(10) + \sqrt{((0.7072)10)^{2}-10})$$

R<sub>2</sub> = 133.435 KΩ

sust. en ec. 3.6.3,

R<sub>1</sub> = 7.4339 KΩ

3.7. EL CIRCUITO PRACTICO

En base a los cálculos anteriores, el circuito PCM para señales analógicas dentro de la banda de voz, se muestra en la Fig. 3.7.1.



- 109 -

### BIBLIOGRAFIA

- (1) Linear Databook, National Semiconductor, 1978.
- (2) CMOS Databook, National Semiconductor, 1981
- (3) The TTL Databook, Texas Instruments, 1981.
- (4) Linear and Interface Integrated Circuits, Motorola Inc., 1983.

### CAPITUL • IV

#### MEDICIONES Y COSTO

En este capitulo se presentan las mediciones realizadas al circuito diseñado en el capitulo previo, así como el costo de los dispositivos empleados.

4.1. MEDICIONES

Haciendo referencia al circuito de la Fig. 3.7.1 se toman lecturas en los puntos indicados c<del>on</del> letras mayúsculas y asteriscos.

Para las mediciones se inyecta al sistema-una señal senoidal de 5 volts pico a pico y montada-sobre-un nivel de d. c. de 2.5 volts a una frecuencia de 500 Hz, excepto para observar el tren de pulsos del PCM, al cual corresponde una señal continua de 4 volts. La selección anterior de voltaje y frecuencia se basa en la mejor observación de las señales de interés.

Para los puntos A\* y B\*:



Fig. 4.1.1. Señal analógica de entrada y el muestreo/retención.







Para el punto D\*:







# Fig. 4.1.4. Palabra digital representativa de una muestra.

Para el punto E\*



Fig. 4.1.5. Decodificación de la señal PCM.

# Para los puntos A\* y F\*



# 

Rangos de operación:

| Frecuencia:       | 0 - 3400 Hz. |
|-------------------|--------------|
| Nivel de entrada: | 0 - 5 volts  |

- 114 -

## 4.2. COSTO

El costo a la fecha de los componentes empleados para la construcción del sistema diseñado en este trabajo, se indica en la tabla 4.2.1.

| ELEMENTOS                                                                                                                                                                                       | COSTO                                                                                                                                  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|
| 10 Resistores: 4.2 K $\Omega$ (1)<br>5.6 K $\Omega$ (2)<br>17.0 K $\Omega$ (2)<br>68.0 K $\Omega$ (2)<br>7.4 K $\Omega$ (1)<br>10.0 K $\Omega$ (1)<br>130.0 K $\Omega$ (1)<br>todos de 1/2 watt | \$ 9.00<br>\$ 18.00<br>\$ 18.00<br>\$ 18.00<br>\$ 9.00<br>\$ 9.00<br>\$ 9.00<br>\$ 9.00<br>\$ 9.00<br>\$ 9.00                          |
| 1 Potenciometro: 10 K $\Omega$ , 1/2 watt                                                                                                                                                       | \$ 247.00                                                                                                                              |
| 6 Condensadores 15 pfd (1)<br>180 pfd (1)<br>470 pfd (1)<br>4700 pfd (1)<br>0.220 µfd (1)<br>0.010 µfd (1)                                                                                      | \$ 17.00<br>\$ 21.00<br>\$ 18.00<br>\$ 16.00<br>\$ 45.00<br>\$ 26.00 <b>\$</b> 143.00                                                  |
| 17 C. I.'s:<br>MC 355 (4)<br>LM 555 (1)<br>ADC 0800 (1)<br>MC 1408 (1)<br>SN 74191 (2)<br>SN 7404 (2)<br>SN 7474 (2)<br>SN 74198 (3)<br>CD 4016 (1)                                             | \$1,600.00<br>\$ 281.00<br>\$1,200.00<br>\$1,270.00<br>\$1,810.00<br>\$ 660.00<br>\$ 800.00<br>\$ 3,273.00<br>\$ 584.00<br>\$11,478.00 |
| TOTAL                                                                                                                                                                                           | \$11,958.00                                                                                                                            |

Tabla 4.2.1. Costo de los componentes al día 1/Abr/1986

## BIELIOGRAFIA

 K. W. Cattermole, On Professional and Academic Writing University of ESSEX, England, 1985.

#### CONCLUSIONES

- Se presentaron los fundamentos teóricos de la transmisión di gital de la señal de voz, tanto en banda base como en onda portadora, por lo que la referencia a esta tesis serviría pa ra entender los principios de funcionamiento de la tecnología en esta área de las telecomunicaciones, la cual empieza a tener auge en nuestro país, principalmente por la instalación de centrales telefónicas digitales.
- 2. El sistema diseñado y construído ilustró el proceso detallado de la conversión analógica-digital en el transmisor y la conversión digital-analógica en el receptor. La circuitería se implementó con elementos del mercado nacional, y por su enfoque teórico, la estructura funcional del sistema es de suma utilidad en la digitización de señales analógicas que posean otras variantes a las consideradas aquí, como serían: distinto ancho de banda, número de bits por palabra, rapidez de transmisión binaria, etc., dado su diseño a bloques y haberse incluído las ecuaciones y elementos de diseño adaptables a cada situación.

El sistema PCM desarrollado aquí puede ser usado como equipo didáctico en laboratorios de comunicaciones y electrónica, o como equipo de instrumentación en los requerimientos de campo.

3. Se señalaron las bases para multiplexar gran número de canales de voz y datos en un procesador digital mediante el uso de multiplexores, por lo que una posible continuación al trabajo desarrollado en esta tesis se referiría a la realización de un multiplexor del 1° ó 2° nivel jerárquico (24 y 96 canales de voz) a base de codec's. APENDICE

- 118 -

DATOS DEL FABRICANTE PARA LOS C. I.'S EMPLEADOS EN LA CONSTRUCCION DEL SIS-TEMA PCM PARA UN CANAL DE VOZ,

#### - 119 -



# Specifications and Applications Information

#### MONOLITHIC JEET INPUT OPERATIONAL AMPLIFIERS

These internally compensated operational amplifiers incorporate highly matched JFET devices on the same chip with standard bipolar transistors. The JFET devices enhance the input characteristics of these operational amplifiers by more than an order of magnitude over conventional amplifiers.

This series of op amps combines the low current characteristics typical of FET amplifiers with the low initial offset voltage and offset voltage stability of bipolar amplifiers. Also, nulling the offset voltage does not degrade the drift or common mode rejection.

- Low Input Bias Current 30 pA
- Low Input Offset Current 3.0 pA
- Low Input Offset Voltage ~ 1.0 mV
- Temperature Compensation of Input Offset Voltage  $3.0 \ \mu V/^{o}C$
- Low Input Noise Current 0.01 pA/VHz
- High Input Impedance 10<sup>12</sup>Ω
- High Common-Mode Rejection Ratio 100 dB
- High DC Voltage Gain 106 dB

#### SERIES FEATURES

- LF155 Series -- Low Power Supply Current
- LF156 Series Wide Bandwidth
- LF157 Series -- Wider Bandwidth Decompensated (Avmin = 5)

|                             | LF 155A       | LF156A    | LF157A    |
|-----------------------------|---------------|-----------|-----------|
| Fast Settling Time to 0.01% | <b>4.0 μs</b> | 1.5 μs    | 1.5 μs    |
| Fast Slew Rate              | 5.0 V/µs      | 12 V/µs   | 50 V/µs   |
| Wide Gain Bandwidth         | 2.5 MHz       | 5.0 MHz   | 20 MHz    |
| Low Input Noise Voltage     | 20 nV/√Hz     | 12 nV/√Hz | 12 nV/√Hz |



ORDERING INFORMATION

decompensated (Avmin = 5).

#### See back page

### - 120 -

# National Semiconductor

# Industrial/Automotive/Functional Blocks/Telecommunications

# LM555/LM555C Timer

# **General Description**

The LM555 is a highly stable device for generating accurate time delays or oscillation. Additional terminals are provided for triggering or resetting if desired. In the time delay mode of operation, the time is precisely controlled by one external resistor and capacitor. For estable operation as an oscillator, the free running frequency and duty cycle are accurately controlled with two external resistors and one capacitor. The circuit may be triggered and reset on falling waveforms, and the output circuit can source or sink up to 200 mA or drive TTL circuits.

## Features

- Direct replacement for SE555/NE555
- Timing from microseconds through hours
- Operates in both astable and monostable modes

# Schematic Diagram

- Adjustable duty cycle
- Output can source or sink 200 mA
- Output and supply TTL compatible
- Temperature stability better than 0.005% per "C
- Normally on and normally off output

## Applications

- Precision timing
- Pulse generation
- Sequential timing
- Time delay generation
- Pulse width modulation
- Pulse position modulation
- Linear ramp generator



# Applications Information (Continued)

generated. Figure 12 shows a circuit configuration that will perform this function.



Figure 13 shows waveforms generated by the linear ramp.

The time interval is given by:



#### 50% DUTY CYCLE OSCILLATOR

For a 50% duty cycle, the resistors  $R_A$  and  $R_B$  may be connected as in *Figure 14*. The time period for the out-

put high is the same as previous,  $t_3 = 0.693$  R<sub>A</sub> C. For the output low it is  $t_2 =$ 

$$(R_A R_B)/(R_A + R_B)) CLn \left\{ \frac{R_B - 2R_A}{2R_B - R_A} \right\}$$

Thus the frequency of oscillation is  $f = \frac{1}{t_1 + t_2}$ 



FIGURE 14. 50% Duty Cycle Oscillator

Note that this circuit will not oscillate if  $R_{\rm d}$  is greater than 1/2  $R_{\rm A}$  because the junction of  $R_{\rm A}$  and  $R_{\rm B}$  cannot bring pin 2 down to 1/3  $V_{CC}$  and trigger the lower comparator.

#### ADDITIONAL INFORMATION

Adequate power supply bypassing is necessary to protect associated circuitry. Minimum recommended is  $0.1\mu F$  in parallel with  $1\mu F$  electrolytic.

Lower comparator storage time can be as long as  $10\mu$ s when pin 2 is driven fully to ground for triggering. This limits the monostable pulse width to  $10\mu$ s minimum.

Delay time reset to output is 0.47 $\mu$ s typical. Minimum reset pulse width must be 0.3 $\mu$ s, typical.

Pin 7 current switches within 30 ns of the output (pin 3) voltage.

# A to D, D to A

# National Semiconductor ADC0800 (MM4357B/MM5357B) 8-Bit A/D Converter

# **General Description**

The ADC0800 is an 8-bit monolithic A/D converter using P-channel ion-implanted MOS technology. It contains a high input impedance comparator, 256 series resistors and analog switches, control logic and output latches. Conversion is performed using a successive approximation technique where the unknown analog voltage is compared to the resistor tie points using analog switches. When the appropriate tie point voltage matches the unknown voltage, conversion is complete and the digital outputs contain an 8-bit complementary binary word corresponding to the unknown. The binary output is TRI-STATE<sup>9</sup> to permit bussing on common data lines.

The ADC0800PD is specified, over -55°C to +125°C and the ADC0800PCD is specified over 0°C to 70°C.

# Features

| Low cost                |                        |
|-------------------------|------------------------|
| ±5V, 10V input ranges   |                        |
| No missing codes        |                        |
| Ratiometric conversion  |                        |
| TRI-STATE outputs       |                        |
| Fast                    | T <sub>C</sub> = 50 μs |
| Contains output latches |                        |
| TTL compatible          |                        |
| Supply voltages         | 5 Vpc and -12 Vpc      |
| Resolution              | 8 bits                 |
| Linearity               | ±1 LS8                 |
| Conversion speed        | 40 clock periods       |

Clock range

50 to 800 kHz



# **Absolute Maximum Ratings**

| Supply Voltage (VDD)                     | ∨ <sub>SS</sub> -22∨  |
|------------------------------------------|-----------------------|
| Supply Voltage (VGG)                     | V <sub>SS</sub> -22V  |
| Voltage at Any Input                     | VSS + 0.3V to VSS-22V |
| Storage Temperature                      | 150°C                 |
| Operating Temperature                    |                       |
| ADC0800PD                                | 55°C to +125°C        |
| ADC0800PCD                               | 0°C to +70°C          |
| Lead Temperature (Soldering, 10 seconds) | 300°C                 |

# **Electrical Characteristics**

These specifications apply for  $V_{SS} = 5.0 V_{DC}$ ,  $V_{GG} = -12.0 V_{DC}$ ,  $V_{DD} = 0 V_{DC}$ , a reference voltage of 10.000  $V_{DC}$  across the on-chip R-network (VR-NETWORK TOP = 5.000 V\_{DC} and VR-NETWORK BOTTOM = -5.000 V\_{DC}), and a clock frequency of 800 kHz. For all tests, a 47552 resistor is used from pin 5 to ground. Unless otherwise noted, these specifications apply over an ambient temperature range of -55°C to +125°C for the ADC0800PD and 0°C to +70°C for the ADC0800PCD.

| PARAMETER                                | CONDITIONS                                                                     | MiN                  | ТҮР | MAX             | UNITS    |
|------------------------------------------|--------------------------------------------------------------------------------|----------------------|-----|-----------------|----------|
| Non-Linearity                            | TA = 25°C, (Note 1)                                                            |                      |     | ±1              | LSB      |
|                                          | Over Temperature, (Note 1)                                                     | 1                    |     | ±2              | LSB      |
| Differential Non-Linearity               |                                                                                | ļ                    |     | ±1/2            | LSB      |
| Zero Error                               |                                                                                |                      |     | ±2              | LSB      |
| Zero Error Temperature Coefficient       | (Note 2)                                                                       |                      |     | 0.01            | %/°C     |
| Full-Scale Error                         |                                                                                |                      |     | ±2              | LSB      |
| Full Scale Error Temperature Coefficient | (Note 2)                                                                       |                      |     | 0.01            | %/°C     |
| Input Leakage                            |                                                                                |                      |     | 1               | μA       |
| Logical "1" Input Voltage                | All Inputs                                                                     | V <sub>SS</sub> -1.0 |     | v <sub>ss</sub> | v        |
| Logical "0" Input Voltage                | All Inputs                                                                     | VGG                  |     | V55-4.2         | v        |
| Logical Input Leakage                    | TA = 25°C, All Inputs, VIL =<br>VSS - 10V                                      |                      |     | 1               | μA       |
| Logical "1" Output Voltage               | All Outputs, IOH = 100 µA                                                      | 2.4                  |     |                 | v        |
| Logical "0" Output Voltage               | All Outputs, IOL = 1.6 mA                                                      |                      |     | 0.4             | v        |
| Disabled Output Leakage                  | T <sub>A</sub> = 25°C, All Outputs, V <sub>OL</sub> =<br>V <sub>SS</sub> @ 10V |                      |     | 2               | μA       |
| Clock Frequency                          | 0°C ≤ T <sub>A</sub> ≤ +70°C                                                   | 50                   |     | 800             | kHz      |
|                                          | -55°C ≤ T <sub>A</sub> ≤ +125°C                                                | 100                  |     | 500             | kHz      |
| Clock Pulse Duty Cycle                   |                                                                                | 40                   |     | 60              | <b>%</b> |
| TRI-STATE Enable/Disable Time            |                                                                                |                      |     | 1               | μs       |
| Start Conversion Pulse                   | (Note 3)                                                                       | 1                    |     | 3 1/2           | Clock    |
|                                          |                                                                                |                      |     |                 | Periods  |
| Power Supply Current                     | TA = 25°C                                                                      |                      |     | 15              | mA       |

Note 1: Non-linearity specifications are based on best straight line,

Note 21: Guaranteed by design only.

Note 3: Start conversion pulse duration greater than 3 1/2 clock periods will cause conversion errors.



#### **Application Hints**

#### OPERATION

The ADC0800 contains a network with 256-300 $\Omega$ resistors in series. Analog switch taps are made at the junction of each resistor and at each end of the network. In operation, a reference (10.00V) is applied across this network of 256 resistors. An analog input (VIN) is first compared to the center point of the ladder via the appropriate switch. If VIN is larger than VREF/2, the internal logic changes the switch points and now compares VIN and 3/4 VREF. This process, known as successive approximation, continues until the best match of VIN and VREE/N is made. N now defines a specific tap on the resistor network. When the conversion is complete, the logic loads a binary word corresponding to this tap into the output latch and an end of conversion (EOC) logic level appears. The output latches hold this data valid until a new conversion is completed and new data is loaded into the latches. The data transfer occurs in about 200 ns so that valid data is present virtually all the time, Conversion requires 40 clock periods. The device may be operated in the free running mode by connecting the Start Conversion line to the End of Conversion line. However, to ensure start-up under all possible conditions, an external Start Conversion pulse is required during power up conditions.

#### REFERENCE

The reference applied across the 256 resistor network determines the analog input range. VREF = 10.00V with the top of the R-network connected to SV and the bottom connected to -5V gives a ±5V range. The reference can be level shifted between VSS and VGG. However, the voltage, which is applied to the top of the R-network (pin 15), must not exceed VSS to prevent forward biasing the on-chip parasitic silicon diode which exists between the P-diffused resistors (pin 15) and the N-type body (pin 10, VSS). Use of a standard logic power supply for VSS can cause problems, both due to initial voltage tolerance and changes over temperature. A solution is to power the Vsg line (15 mA max drain) from the output of the op amp which is used to bias the top of the R-network (pin 15). The analog input voltage and the voltage which is applied to the bottom of the R-network (pin 5) must be at

least 7V above the -VDD supply voltage to insure adequate voltage drive to the analog switches.

Other reference voltages may be used (such as 10.24V). If a 5V reference is used, the analog range will be 5V and accuracy will be reduced by a factor of 2. Thus, for maximum accuracy, it is desirable to operate with at least a 10V reference. For TTL logic levels, this requires 5V and -5V for the R-network. CMOS can operate at the 10 VDC VSS level and a single 10 VDC reference can be used. All digital voltage levels for both inputs and outputs will be from ground to VSS.

#### ANALOG INPUT AND SOURCE RESISTANCE CON-SIDERATIONS

The lead to the analog input (pin 12) should be kept as short as possible. Both noise and digital clock coupling to this input can cause conversion errors. To minimize any input errors, the following source resistance considerations should be noted:

If the overall converter system requires lowpass filtering of the analog input signal, use a 20 k $\Omega$  or less series resistor for a passive RC section or add an op amp RC active lowpass filter (with its inherent low output resistance) to insure accurate conversions.

#### CLOCK COUPLING

The clock lead should be kept away from the analog input line to reduce coupling.

#### LOGIC INPUTS

The logical "1" input voltage swing for the Clock, Start Conversion and Output Enable should be ( $V_{SS} = 1.0V$ ).

For  $R_s \leq 5k$  No analog input bypass capacitor required, although a 0.1  $\mu$ F input bypass capacitor will prevent pickup due to unavoidable series lead inductance.

For 5k <  $R_s \le 20k$  A 0.1  $\mu$ F capacitor from the input (pin 12) to ground should be used. For  $R_s > 20k$  Input buffering is necessary.

#### Application Hints (Continued)

CMOS will satisfy this requirement but a pull-up resistor should be used for TTL logic inputs

#### RE-START AND DATA VALID AFTER EOC

The EOC line (pin 9) will be in the low state for a maximum of 40 clock periods to indicate "busy". A START pulse which occurs while the A/D is BUSY will reset the SAR and start a new conversion with the EOC signal remaining in the low state until the end of this new conversion. When the conversion is complete, the EOC line will go to the high voltage state. An additional 4 clock periods must be allowed to elapse after EOC goes high, before a new conversion cycle is requested. Start Conversion pulses which occur during this last 4 clock period interval may be ignored (see Figures 1 and 2 for high speed operation). This is only a problem for high conversion rates and keeping the number of conversions per second less than (1/44) x fCLOCK automatically guarantees proper operation. For example, for an 800 kHz clock, 18,000 conversions per second are allowed. The transfer of the new digital data to the output is initiated when EOC goes to the high voltage state

#### POWER SUPPLIES

Standard supplies are V<sub>SS</sub> = 5V. V<sub>GG</sub> = -12V and V<sub>DD</sub> = 0V. Device accuracy is dependent on stability of the reference voltage and has slight sensitivity to V<sub>SS</sub> - V<sub>GG</sub>. V<sub>DD</sub> has no effect on accuracy. Noise spikes on the V<sub>SS</sub> and V<sub>GG</sub> supplies can cause improper conversion; therefore, filtering each supply with a 4.7  $\mu$ F tantalum capacitor is recommended.

# CONTINUOUS CONVERSIONS AND LOGIC CONTROL

Simply tying the EDC output to the Start Conversion input will allow continuous conversions, but an oscillation on this line will exist during the first 4 clock periods after EOC goes high. Adding a D flip-flop between EOC (D input) to Start Conversion (Q output) will prevent the oscillation and will allow a stop/continuous control via the "clear" input.

To prevent missing a start pulse which may occur after EOC goes high and prior to the required 4 clock period time interval, the circuit of *Figure 1* can be used. The RS latch can be set at any time and the 4-stage shift register delays the application of the start pulse to the A/D by 4 clock periods. The RS latch is reset 1 clock period after the A/D EOC signal goes to the low voltage state. This circuit also provides a Start Conversion pulse to the A/D which is 1 clock period wide.

A second control logic application circuit is shown in *Figure 2*. This allows an asynchronous start pulse of arbitrary length less than TC, continuously converts for a fixed high level and provides a single clock period start pulse to the A/D. The binary counter is loaded with a count of 11 when the start pulse to the A/D appears. Counting is inhibited until the EOC signal from the A/D goes high. A carry pulse is then generated 4 clock periods after EOC goes high and is used to reset the input RS latch. This carry pulse can be used to indicate that the conversion is complete, the data has transferred to the output buffers and the system is ready for a new conversion cycle.







# Application Hints (Continued)

#### ZERO AND FULL SCALE ADJUSTMENT

Typical Applications

Zero Adjustment: This is the offset voltage required at the bottom of the R-network (pin 5) to make the 11111111 to 11111110 transition when the input voltage is 1.2 LSB (20 mV for a 10.24V scale). In most cases, this can be accomplished by having a 1 k $\Omega$  pot on pin 5. A resistor of 475 $\Omega$  can be used as a non-adjustable best approximation from pin 5 to ground, Full-Scale Adjustment: This is the offset voltage required at the top of the R-network (pin 15) to make the 00000001 to 0000000 transition when the input voltage is 1 1/2 LSB from full-scale (60 mV less than full-scale for a 10.24V scale). This voltage is guaranteed to be within 2 LSB for the ADC0800. In most cases, this can be accomplished by having a 1 k $\Omega$  pot on pin 15.

#### **Ratiometric Input Signal with Tracking Reference**



8-14



- 127

. . .

- Waveform Synthesis
- • Sample and Hold
- Paak Detector
- Programmable Gain and Attenuation
- CRT Character Generation

- Digital-Digital Multiplication
- Analog-Digital Division
- Digital Addition and Subtraction
- Speech Compression and Expansion
- Stepping Motor Drive

### MOTOROLA LINEAR/INTERFACE DEVICES

MAXIMUM RATINGS (TA + +25°C unless otherwise noted )

| Rating                      |                                        | Symbol                             | Value                   | Unit |
|-----------------------------|----------------------------------------|------------------------------------|-------------------------|------|
| Power Supply Voltage        |                                        | V <sub>CC</sub><br>V <sub>EE</sub> | +5 5<br>-16 5           | Vdc  |
| D gital Input Voltage       | ······································ | V5 thru V12                        | 0 10 +5 5               | Vdc  |
| Applied Output Voltage      |                                        | Vo                                 | •0.55.2                 | Vde  |
| Reference Current           |                                        | 114                                | 5.0                     | mA   |
| Reference Amplifier Inputs  |                                        | V14.V15                            | VCC.VEE                 | Vdc  |
| Operating Temperature Range | MC 1508<br>MC 1408 Series              | T A                                | -55 to +125<br>0 to +75 | °C   |
| Storage Temperature Range   |                                        | Tstg                               | -65 to +150             | °C   |

# ELECTRICAL CHARACTERISTICS (V<sub>CC</sub> + 5 0 V<sub>cc</sub>, V<sub>EE</sub> = -15 V<sub>cc</sub>, R<sub>14</sub> = 2.0 mA, MC1508L8: T<sub>A</sub> = -55°C to +125°C, 4C1408L Seriet, T<sub>A</sub> + 0 to +75°C unless otherwise noted. All digital inputs at high logic level.)

| Characteristic                                                                                                                                                           | Figure | Symbol              | Min    | Тур           | Мах                       | Unit                |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|---------------------|--------|---------------|---------------------------|---------------------|
| Relative Accuracy (Error relative to full scale 1 <sub>0</sub> )<br>MC 1508L8, MC1408L8, MC 1408P8<br>MC 1408P7, MC1408L7, See Note 1<br>MC 1408P6, MC1408L7, See Note 1 | 4      | E <sub>r</sub>      | -      | -             | ±0.19<br>±0.39            | *                   |
| MC1408P5, MU1408L5, See Note 1<br>Settlers Time to within all 21 SBL activities to a ultit use 25°C(See Note 2                                                           |        |                     |        |               | ±0.78                     | <u> </u>            |
| Protanation Datas Time                                                                                                                                                   | 5      | 15                  |        | 300           | 100                       |                     |
| T <sub>A</sub> • • 25 <sup>o</sup> C                                                                                                                                     |        | PLH.PHL             | _      |               |                           |                     |
| Output Full Scale Current Drift                                                                                                                                          |        | TCIO                | -      | - 20          | -                         | PPM/ <sup>o</sup> C |
| Digital Input Logic Levels (MSB)<br>High Level, Logic "1"<br>Low Level, Logic "0"                                                                                        | 3      | ViH<br>ViL          | 20     | -             | 0.8                       | Vdc                 |
| Digital Input Current INSB1<br>High Level, Viji = 5.0 V<br>Low Level, Viji = 0.8 V                                                                                       | 3      | կը<br>կե            | -      | 0<br>-0.4     | 0.04<br>-0.8              | mA                  |
| Reference Input Bias Current (Pin 15)                                                                                                                                    | 3      | 115                 | -      | -1.0          | -5.0                      | щA                  |
| Output Current Range<br>VEE = -5.0 V<br>VEE = -15 V, T <sub>A</sub> = $25^{\circ}$ C                                                                                     | 3      | IOR                 | 0<br>0 | 2.0<br>2.0    | 2.1<br>4.2                | Am                  |
| 0utput Current<br>V <sub>ref</sub> = 2.000 V. R14 = 1000 Ω                                                                                                               | 3      | 10                  | 19     | 1.99          | 2,1                       | mA                  |
| Output Current<br>(All bits low)                                                                                                                                         | 3      | <sup>1</sup> 0(min) | -      | 0             | 4.0                       | μA                  |
| Output Voltage Compliance (E, $\leq$ 0.19% at TA * +25°C)<br>Pin 1 grounded<br>Pin 1 open, VEE below -10 V                                                               | 3      | Vo                  | -      |               | -0.55, +0.4<br>-5.0, +0.4 | Vdc                 |
| Reference Current Slew Rate                                                                                                                                              | 6      | SR Iref             | -      | 4.0           | -                         | mA/µs               |
| Output Current Power Supply Sensitivity                                                                                                                                  |        | PSRR(-)             | -      | 0.5           | 2.1                       | μ <b>Α/</b> V       |
| Power Supply Current<br>(All bits low)                                                                                                                                   | 3      | ICC<br>IEE          |        | +13.5<br>-7.5 | +22<br>-13                | mA                  |
| Power Supply Voltage Range<br>(T <sub>A</sub> + +25 <sup>o</sup> C)                                                                                                      | 3      | VCCR<br>VEER        | +4.5   | +5.0<br>-15   | +5.5<br>-16.5             | Vdic                |
| Power Dissipation<br>All bits low<br>VEE = -5.0 Vdc<br>VEE = -15 Vdc<br>All bits high                                                                                    | 3      | P0                  | -      | 105<br>190    | 170<br>305                | Wm                  |
| V££ = -50 Vdc<br>V££ = -15 Vdc                                                                                                                                           |        |                     | -      | 90<br>160     | ] _                       |                     |

Note 1. All current switches are tested to guarantee at least 50% of rated output current. Note 2. All bits switched.

MOTOROLA LINEAR/INTERFACE DEVICES

TYPICAL CHARACTERISTICS (continued)



#### APPLICATIONS INFORMATION FIGURE 17 - OUTPUT CURRENT TO VOLTAGE CONVERSION



Theoretical V<sub>O</sub>  $V_O = \frac{V_{rel}}{\pi 14} = R_O \left[ \frac{k_1}{2} + \frac{k_2}{4} + \frac{k_3}{8} + \frac{k_4}{16} + \frac{k_5}{32} + \frac{k_6}{64} + \frac{k_1}{128} + \frac{k_8}{256} \right]$ Adjust V<sub>ref</sub>. R14 or R<sub>O</sub> to inte V<sub>O</sub> with all digital inducts at high features at high features 0.015  $V_O = \frac{2V}{1k} + \frac{5}{12k} \left[ \frac{1}{2} + \frac{1}{4} + \frac{1}{8} + \frac{1}{16} + \frac{1}{22} + \frac{1}{04} + \frac{1}{128} + \frac{1}{256} \right]$  $= 10V \left[ \frac{233}{226} \right] = 9.951 V$ 

### MOTOROLA LINEAR/INTERFACE DEVICES

- 130 -

### TYPES \$N54190, SN54191, SN54LS190, SN54LS191, SN74190, SN74191, SN74LS190, SN74LS191 SYNCHRONOUS UP/DOWN COUNTERS WITH DOWN/UP MODE CONTROL BULLETIN NG OL S 11865 DECEMBER 1972 - NE VISED DECEMBER 1980 SN54, SN54LS', ... JOR W PACKAGE

- Counts 8-4-2-1 BCD or Binary
- Single Down/Up Count Control Line
- Count Enable Control Input
- Ripple Clock Output for Cascading
- Asynchronously Presettable with Load Control
- Parallel Outputs
- Cascadable for n-Bit Applications

| TYPE                    | AVERAGE<br>PROPAGATION<br>DELAY | TYPICAL<br>MAXIMUM<br>CLOCK<br>FREQUENCY | TYPICAL<br>POWER<br>DISSIPATION |
|-------------------------|---------------------------------|------------------------------------------|---------------------------------|
| ʻ190, <b>ʻ</b> 191      | 20 n#                           | 25 MHz                                   | 325 mW                          |
| 'LS190, 'L <b>S19</b> 1 | 20 ns                           | 25 MHz                                   | 100 mW                          |



#### description

The '190, 'LS190, '191, and 'LS191 are synchronous, reversible up/down counters having a complexity of 58 equivalent gates. The '191 and 'LS191 are 4-bit binary counters and the '190 and 'LS190 are BCD counters. Synchronous operation is provided by having all flip-flops clocked simultaneously so that the outputs change coincident with each other when so instructed by the steering logic. This mode of operation eliminates the output counting spikes normally associated with asynchronous (ripple clock) counters.

The outputs of the four master-slave flip-flops are triggered on a low-to-high-level transition of the clock input if the enable input is low. A high at the enable input inhibits counting. Level changes at the enable input should be made only when the clock input is high. The direction of the count is determined by the level of the down/up input. When low, the counter counts up and when high, it counts down. A false clock may occur if the down/up input changes while the clock is low. A false ripple carry may occur if both the clock and enable are low and the down/up input is high during a load pulse.

These counters are fully programmable; that is, the outputs may be preset to either level by placing a low on the load input and entering the desired data at the data inputs. The output will change to agree with the data inputs independ ently of the level of the clock input. This feature allows the counters to be used as modulo-N dividers by simply modifying the count length with the preset inputs.

The clock, down/up, and load inputs are buffered to lower the drive requirement which significantly reduces the number of clock drivers, etc., required for long parallel words.

Two outputs have been made available to perform the cascading function: ripple clock and maximum/minimum count The latter output produces a high-level output pulse with a duration approximately equal to one complete cycle givin clock when the counter overflows or underflows. The ripple clock output produces a low-level output pulse equal in width to the low-level portion of the clock input when an overflow or underflow condition exists. The counters can be easily cascaded by feeding the ripple clock output to the enable input of the succeeding counter if parallel clocking is used, or to the clock input if parallel enabling is used. The maximum/minimum count output can be used to accomplish look-shead for high-speed operation.

Series 54' and 54LS' are characterized for operation over the full military temperature range of -55°C to 125°C; Series 74' and 74LS' are characterized for operation from 0°C to 70°C.

#### TEXAS INSTRUMENTS INCORPORATED POST OFFICE BOX 225012 + DALLAS, TEXAS 75785

# TYPES SN54191, SN54LS191, SN74191, SN74LS191 SYNCHRONOUS UP/DOWN COUNTERS WITH DOWN/UP MODE CONTROL

131 -

### '191, 'LS191 BINARY COUNTERS

typical load, count, and inhibit sequences

Illustrated below is the following sequence:

- 1. Load (preset) to binary thirteen.
- 2. Count up to fourteen, fifteen (maximum), zero, one, and two.
- 3. Inhibit.
- 4. Count down to one, zero (minimum), fifteen, fourteen, and thirteen.



absolute maximum ratings over operating free-air temperature range (unless otherwise noted)

| Supply voltage, VCC (see Note 1)           |    |    |    |    |     |      |     |            |   |    |   |   |   |   | • |   |   |   |   |    |     | •  |      | 7     | ۷  |
|--------------------------------------------|----|----|----|----|-----|------|-----|------------|---|----|---|---|---|---|---|---|---|---|---|----|-----|----|------|-------|----|
| Input voltage: SN54', SN74' Circuits       |    |    |    |    |     |      |     |            |   |    |   |   |   |   |   |   |   |   |   |    |     |    |      | 5.5   | ۷  |
| SN54LS', SN74LS' Circuits .                |    |    |    |    |     |      |     |            |   |    |   |   |   |   | • |   |   |   |   |    |     |    |      | 7     | ۷  |
| Operating free-air temperature range: SN54 | ۲, | SN | 54 | LS | r ( | Circ | uit | <b>s</b> , |   |    |   |   |   |   |   |   |   |   |   | -1 | 55° | 'C | to   | 125   | °C |
| SN74                                       | ۲, | SN | 74 | LS | ° ( | Circ | uit | s ,        |   |    |   |   |   |   |   |   |   |   |   |    | 0   | າໃ | 2 te | o 70' | 'C |
| Storage temperature range                  | •  | •  | •  |    | ,   | ÷ .  | •   | •          | • | ٠. | • | • | • | • | • | • | • | • | • | -6 | 35° | C  | to   | 150   | °C |

NOTE 1: Voltage values are with respect to network ground terminal,

# TYPES SN54198, SN54199, SN74198, SN74199

BULLETIN NO. DL-S 7711841, DECEMBER 1972-REVISED AUGUST 1917

**8-BIT SHIFT REGISTERS** 

#### description

TTL

MSI

These 8-bit shift registers are compatible with most other TTL, DTL, and MSI logic families. All inputs are buffered to lower the drive requirements to one normatized Series 54/74 load, and input clamping diodes minimize switching transients to simplify system design. Maximum input clock frequency is typically 35 megahertz and power dissipation is typically 360 mW.

Series 54 devices are characterized for operation over the full military temperature range of -55°C to 125°C: Series 74 devices are characterized for operation from 0°C to 70°C.

#### SN54198 and SN74198

These bidirectional registers are designed to incorporate virtually all of the features a system designer may want in a shift register. These circuits contain 87



equivalent gates and feature parallel inputs, parallel outputs, right-shift and left-shift serial inputs, operating-modecontrol inputs, and a direct overriding clear line. The register has four distinct modes of operation, namely:

> Parallel (Broadside) Load Shift Right (In the direction QA toward QH) Shift Left (In the direction QH toward QA) Inhibit Clock (Do nothing)

Synchronous parallel loading is accomplished by applying the eight bits of data and taking both mode control inputs. S0 and S1, high. The data is loaded into the associated flip-flop and appears at the outputs after the positive transition of the clock input. During loading, serial data flow is inhibited.

Shift right is accomplished synchronously with the rising edge of the clock pulse when S0 is high and S1 is low. Serial data for this mode is entered at the shift-right data input. When S0 is low and S1 is high, data shifts laft synchronously and new data is entered at the shift-left serial input.

Clocking of the flip-flop is inhibited when both mode cont inputs are low. The mode controls should be changed only while the clock input is high.

|            |                |     |             |      | 1.20         |          |     |                 |     |             |
|------------|----------------|-----|-------------|------|--------------|----------|-----|-----------------|-----|-------------|
|            |                |     |             | FU   | CTION '      | TABLE    |     |                 |     |             |
|            |                |     | INP         | UTS  |              |          | T   | OUTP            | UTS |             |
|            | MC             | DE  |             | SE   | RIAL         | PARALLEL |     | -               | _   |             |
| CLEAR      | S <sub>1</sub> | So  | CLOCK       | LEFT | RIGHT        | AH       | 104 | 0 <b>g</b>      | QG  | QН          |
| L          | X              | x   | ×           | Х    | ×            | ×        | L   | L               | . L | L.          |
| н          | x              | x   | L           | X    | ×            | ×        | OAO | 0 <sub>80</sub> | QGO | QHO         |
| · H        | H I            | н   | 1           | X    | ×            | ah       | •   | b               | 9   | h           |
| . <b>H</b> | L              | н   | •           | X    | н            | ×        | H   | 0 <sub>An</sub> | OFn | <b>Q</b> Gn |
| H          | L              | н   | 1 1         | X    | L            | ×,       | L   | QAn             | QFn | QGn         |
| н          | H I            | L   | ' <b>†</b>  | ΞH - | X            | l ×      | 081 | acn             | OHn | н           |
| н          | н              | L   | + '         | L    | • <b>x</b> ' | ×        | aBn | QCu             | OHn | . L         |
| Ξ <b>H</b> | L              | ۰L. | <b>X</b> ., | x    | x            | ×        | OAO | 080             | QGO | OH0         |

H = high level (steady state), L = low level (steady state)

X = irrelevant (any input, including transitions)

1 = transition from low to high level

a . . . h = the level of steady-state input at inputs A thru H, respectively.

QAD, QBD, QGD, QHD = the level of QA, QB, QG, or QH, respectively, before the indicated steedy-state input conditions were established. QAn. QBn. etc. = the level of QA, QB, etc., respectively, before the most-recent 1 transition of the clock.

54/74 FAMILIES OF COMPATIBLE TTL CIRCUITS



TEXAS INSTRUMENTS

۴.

# 54/74 FAMILIES OF COMPATIBLE TTL CIRCUITS



See explanation of function tables on page 3-8.

\*The configuration is nonstable; that is, it will not parsist when preset or clear inputs return to their inactive (high) level, Furthermore, (\* output levels of the "LS74A in this configuration are not guaranteed to meet the minimum levels for VDH if the lows at preset and clear e\* neer VIL meanimum.

# National Semiconductor

# CD4016BM/CD4016BC Quad Bilateral Switch

# **General Description**

The CD4016BM/CD4016BC is a quad bilateral switch intended for the transmission or multiplexing of analog or digital signals. It is ph-for-pin compatible with CD4066BM/CD406BBC.

### Features

- Wide supply voltage range
- Wide range of digital and ±7.5 V<sub>PEAK</sub> analog switching
- "ON" resistance for 15V operation 400Q (typ.)
- Matched "ON" resistance over 15V signal input
- High degree of linearity
   0.4% distortion (typ.)
   @ f<sub>15</sub> = 1 kHz, V<sub>15</sub> = 5 Vp.p.
  - $V_{DD}-V_{SS}=10V,\,R_L=10\,k\Omega$

3V to 15V

■ Extremely low "OFF" switch leakage 0,1 nA (typ.) ② V<sub>DD</sub> ~ V<sub>SS</sub> = 10V T<sub>A</sub> ≈ 25 °C

- Extremely high control input 10<sup>12</sup>Q (typ.) impedance
- Low crosstalk between switches -50dB (typ.)
  - $@ 1_{IS} = 0.9 \text{ MHz}, \text{ R}_L = 1 \text{ k}\Omega$
- Frequency response, switch "ON" 40 MHz (typ.)

## Applications

- Analog signal switching/multiplexing
  - Signal gating
  - Squeich control
  - Chopper
  - Modulator/Demodulator
     Commutating switch
- Opital signal switching/multiplexing
- Olgani Signal Switchingshidiapa
- CMOS logic implementation
- Analog-to-digital/digital-to-analog conversion
- Digital control of frequency, impedance, phase, and analog-signal gain

# Schematic and Connection Diagrams



**Dual-In-Line Package** 



5-48



Figure 6. Crosstalk -- Control to Input Signal Output

5-50

# **Typical Applications**



**4 Input Multiplexer** 



Sample/Hold Amplifier

#### **Special Considerations**

The CD4016B is composed of 4, two-transistor analog switches. These switches do not have any linearization or compensation circuitry for " $R_{ON}$ " as do the CD4066B's. Because of this, the special operating considerations for the CD4066B do not apply to the CD4016B, but at low

supply voltages, <5V, the CD4016B's on resistant becomes non-linear. It is recommended that at 5V, vo ages on the in/out pins be maintained within about 1V teither  $V_{DD}$  or  $V_{SS}$  and that at 3V the voltages on the in/o pins should be at  $V_{DD}$  or  $V_{SS}$  for reliable operation.